Menu

Léon HNEINE

Ecully

En résumé

Titulaire d'un doctorat en conception et validation des composants semi-conducteur bipolares de puissance à base de silicium et des modules en VHDL-AMS, spécialement dans le "Développement de bibliothèques modulaires de composants semi-conducteurs bipolaires de puissance en VHDL-AMS et VHDL" et d'une maîtrise en électronique effectué à l'Université Libanaise, Faculté des Science .

Actuellement, j'occupe un poste d'ingénieur de conception électronique/ingénieur d'application.
Mes différents compétences sont les suivants:
- Conception/Développement des modèles de composants électroniques à partir des data sheets
- Vérification et validation des modèles de composants par simulations sous différentes configurations.
- Saisie de Schémas électroniques des clients sous Zuken
- Assurer l'analyse du besoin client, gérer les exigences, créer les documentations spécifiques,
- Réalisation des analyses pires cas en fonctions des paramètres des circuits: tolérances, temperature, vieillissement, ...
- Élaboration de solutions complètes pour répondre aux problématiques spécifiques des clients

Mes compétences :
Électronique de puissance
Microélectronique
Électronique analogique
Électronqiue numérique
VHDL-AMS
VHDL
Conception et modélisation de processus
RS232
ARINC 429
CAN
LTspice
PSPICE
Électronique
C

Entreprises

  • Centum Adeneo - Ingénieur en électronique

    Ecully 2019 - maintenant Ingénieur en électronique chez Centum Adeneo:

    Boitier d'interface du sous Système de pilotage Automatique d'une ligne du métro Parisien

    - Architecture et design électronique sous ORCAD:
    o Carte fond de Panier qui interface toutes les cartes filles de l’équipement,
    o Choix des transformateurs d’isolement et des relais qui permettent la commande de
    l’autorisation de marche du train
    - Conception, modélisation et simulation sous ORCAD et LTSpice
    - Définition des spécifications techniques de la carte fond de panier
    - Définition du cahier des charges placement routage
    - Définitions des plans d'essais électroniques des cartes développées ainsi que l'équipement
    - Vérification formelle du design et du respect des objectifs et justification(s) techniques par rapport aux spécifications du client
    - Définition des procédures d’essais de bon fonctionnement et vérification de la sécurité des équipements

    https://www.centumelectronics.com/
  • AccelaD - Electronic design engineer /Application Engineer at AccelaD

    Toulouse 2017 - 2019 AccelaD is the company behind Raphton™ , an innovative software assistant for electronic design.
    Raphton™ enables hardware designers to design 10 times faster and improve the performance of their designs. We help bring breakthrough in competitiveness and create new opportunities for electronics manufacturers.

    Currently, I work as an electronic design engineer and application engineer.

    I develop and enrich AccelaD's electronic component database, preparing customer based case studies about electronic products design and realizing the different worst-case circuit analysis (WCCA) based on customer specifications using our software RAPHTON.

    My different Missions:
    Management of the database of components:
    • Analysis of component datasheets,
    • Digitalization of technical data of components,
    • Generation of numerical models of components using the open-standard file format JSON (JavaScript Object Notation),
    • Validation of models with simulation tests for different cases.

    Case study :
    • Analysis of analog electronic schemes,
    • Use of different simulators,
    • Calculation of operating points of the electronic circuits.

    Application Engineer:
    • Development of the electrical schematic design using Zuken software,
    - Ensure customer needs analysis, manage requirements, create specific documentation,
    - Realization of the worst case circuit analysis using our Software RAPHTON according to the customer specifications: tolerances, temperature, soldering, humidity, Aging, ...
    - Development of complete solutions to answer the specific problems of the customers

    http://www.accelad.com
  • thales alenia space - Ingénieur électronique

    TOULOUSE 2015 - 2016 Conception et modélisation du BUS CAN SB NEO sous ORCAD/PSPICE pour des applications spatiales.
    Lot 1:
     Modélisation de la couche physique du CAN transceiver,
     Modélisation des connectiques de coupure,
     Validation par rapport aux différents datasheets fournies,
     Réalisation des essais d’intégration sur différentes topologies: Chaîne de communication à plusieurs abonnées,
     Simulation des différents environnements: cavités voisines, éloignées: effet des cavités sur les temps de propagation.
     Réalisation des essais en fonction du bruit sur la ligne,
     Tests d’intégration, robustesse, validation fonctionnelle,
     Recalage des modèles élémentaires par rapports aux mesures réalisées par TAS,

    Lot2:
     Réalisation des essaies électriques sur une chaîne de communication CAN à 80 abonnés:
    - En variant le débit (125kb/s à 500kb/s),
    - En fonction du modèle de ligne: AWG26/28,
    - En fonction de la résistance RS de la fonction Slop control,
    - En fonction du bruit injecté sur la ligne,
  • Thales Alenia Space - Ingénieur électronqiue

    TOULOUSE 2015 - 2016 Conception et modélisation du BUS CAN SB NEO sous environnement ORCAD/PSPICE pour des applications spatiales.
    Les différentes tâches du projet sont les suivantes:

     Modélisation des différents câbles électriques: Blindée et non blindée,
     Modélisation de la couche physique du CAN transceiver,
     Modélisation des connectiques de coupure,
     Validation par rapport aux différents datasheets fournies,
     Réalisation des essais d’intégration sur différentes topologies: Chaîne de communications avec plusieurs abonnées,
     Simulation des différents environnements: deux cavités voisines, éloignées afin d'étudier l'effet des cavités sur les temps de propagation de l'information.
     Réalisation des essais en présence de bruit CEM sur la ligne,
     Tests d’intégration, robustesse, validation fonctionnelle,
     Recalage des modèles élémentaires par rapports aux mesures réalisées par TAS,
     Documentation au format TAS détaillant les hypothèses de modélisation et les résultats obtenus.
  • Liebherr Aerospace Toulouse - Ingénieur

    2015 - 2015 Vérification formelle de modèles SCADE des différents projets de système d'air d'avions ( Global, KC, A320/330 NEO, EJET) à partir des exigences et des checklistes bien spécifiques et à partir de Spec control.
    La vérification des modèles SCADE consiste à vérifier:
    - Les règles de standards au niveau de la conception des modèles;
    - La traçabilité des requis par rapport au spec control;
    - Vérification de la (les) logique(s) en question et vérifier le fonctionnement du modèle développé.

    Au niveau de la vérification informelle:
    Vérification informelle des modèles électroniques développés sous SCADE. C'est la première phase de vérification après la conception du modèle. cette phase permet au développeur de savoir si les modèles développés sont au normes des règles de conception et permet une première vérification des modèles développés sou SCADE.

    Réalisation:
    - Vérification informelles des différentes projets en cours de développements;
    - Réalisation des tests d'acceptance sur les logique en cours de test;
    - Validation des tests d'acceptances réalisés à partir des tests de simulation sous SCADE;
    - Validation des modèles développés;
  • Altran sud-ouest -  Electronic Hardware Project Leader / Chef de projet électronique Hardware

    Vélizy-Villacoublay 2012 - 2015 Réalisation d’un prototype électronique générique intégrant les différents standards de communication avionique.

    Objectif(s) :
    • Développement des briques fonctionnelles configurables, des bus de communication avionique dont les performances sont celles définies par le type d’interface utilisé.
    • Développement d’une interface électronique générique capable de s’adapter à tous types d’interface.
    • Intégration des différents standards de communication avionique (les liaisons séries RS232/RS422/RS485, ARINC429, CAN, SPI, I2C, DSI, DSO et MIL-STD-1553).
    • Conception et prototypages des standards avioniques à partir des composants simples et standard.
    • Conception électronique du prototype générique.

    Réalisation(s) :

    Management de projet :
    • Définition et analyse des besoins du projet.
    • Analyse fonctionnelle et étude de faisabilité : Analyse de cahier des charges ; identification et justification des différentes solutions possibles.
    • Elaboration des besoins : fixer les objectifs et définir l’organisation et les responsabilités de l’équipe.
    • Mise en œuvre, développement et conception du projet.
    • Suivi de projet et réalisation des réunions d'avancement du projet.
    • Rédaction de document final du projet

    Conception et prototypage :
    • Analyse et synthèse des caractéristiques électriques des différents standards de communication : couche physique (topologie, type de support, débit), couche de donnée (taille d’information, méthode de communication) et couche d’application.
    • Etude de problème d’incompatibilité des différents standards avioniques entre eux.
    • Etude de choix de composant(s) standard(s) pour la phase de conception.
    • Réalisation des schémas électriques des standards de communication à partir des composants standards.
    • Etude de redondance des briques fonctionnelles, des bus de communication afin de présenter un circuit électronique générique.
    • Conception des différents convertisseurs assurant le transfert d’informations entre les différents standards de communication.
    • Réalisation des tests de simulation sous différents modes de fonctionnement (débit, fréquence, transmission, réception).
    • Intégration des différents modèles analogiques développés de bus de communication, convertisseurs dans un seul schéma afin de réaliser un circuit générique.
  • LAAS-CNRS - Ingénieur en électronique de puissance

    2008 - 2012 Conception, modélisation et validation des composants/modules de puissance (diode PIN, IGBT, MOS) en VHDL-AMS, VHDL.
    - Développement et documentation de bibliothèque de modèles de composants semi-conducteurs de puissance en VHDL-AMS et VHDL.
    - Modélisation physique appliquée aux composants bipolaires de puissance (Diode, MOS, IGBT) en prenant compte des phénomènes liés au stockage des porteurs dans la région de base large.
    - Analyse fine des phénomènes physiques régissant le fonctionnement des interrupteurs et des convertisseurs de puissance.
    - Description de l’évolution des concentrations de porteurs dans la base à l’aide de l’équation de diffusion ambipolaire (EDA) et méthodologie d’implémentation dans les modèles VHDL-AMS.
    - Modélisation, simulation et validation des composants et des structures de puissance pour l’optimisation globale des systèmes de conversion d’énergie et l’analyse de leur fiabilité.
    - Mise en œuvre d’une méthodologie définissant les degrés de sensibilité à la température de chaque paramètre physique afin de prendre en compte l’influence de la température sur les formes d’onde électriques.
    - Développement de modèle mixtes et modulaires confirmant les aptitudes du VHDL-AMS à pouvoir être un outil majeur pour le prototypage virtuel, l’intégration fonctionnelle, l’approche de modélisation système (SySML, MBSE,...).
    - Optimisation des performances des convertisseurs de puissance en prenant compte des phénomènes physiques mise en jeu (électrique, thermique,...) et de leurs couplages au cœur du système complet.
    - Développement de modèles de nouveaux composants issus e l’intégration fonctionnelle (IGTH, structure de circuits de protection ESD).
    - Mise en œuvre d’une méthodologie permettant de prendre en compte les éléments parasites tels que les inductances de pistes afin d’optimiser les topologies des circuits intégrés de puissance pour minimiser les déséquilibres en courant.
    - Réalisation des modèles électrothermiques des modules de puissance en VHDL-AMS permettant de rendre en compte du comportement thermique de tout l’environnement proche, du cristal au radiateur en passant par toutes les structures du boîtier.
    - Gestion d’équipe et organisation de réunion d’avancement périodiques.
  • LAAS-CNRS - Stage en Microélectronique

    2008 - 2008 Transformation des modèles de composants de puissance de MAST (SABER) en VHDL-AMS et adaptation à l'intégration fonctionnelle

    - Transformation du modèle distribuée de la diode PIN basée sur une approche de modélisation physique de MAST VHDL-AMS.
    - Mise en œuvre d’une méthodologie d’implémentation en VHDL-AMS.
    - Réalisation des simulations en statique et dynamique en fonction de la température et des paramètres physiques utilisés.
    - Réalisation de bancs de tests afin de valider le composant final.
  • Université Libanaise Faculté des Sciences - Projet de Maîtrise en électronique en collaboration avec l'hôpital AL HAYAT

    2006 - 2007 Réalisation d'une prothèse de main avec une carte électronique d'acquisition des signaux electromyographiques EMG

    - Conception et routage de la carte électronique avec Orcad.
    - Utilisation du DSPIC 30F2010 (28 pieds) de famille microcontrôleurs 16 bits Flash.
    - Utilisation des capteurs de forces (électrodes de surface) permettant d’obtenir le signal émis par un ensemble de fibres musculaires.
    - Etude des différents fonctions de la prothèse de main (fermeture, saisie des objets, blocage, ...).
    - Etude de problématique évoquées par les patients tels que, le poids et la taille de la prothèse, la transpiration qui altère les signaux EMG et les connexions électriques provoquant le changement de position des électrodes sur les fibres musculaires.
    - La mise en œuvre d’une approche permettant de prendre en compte l’interaction personne/prothèse pour une meilleure ergonomie et fiabilité.
    - Programmation du DSPIC présentant toutes les fonctions désirées pour la prothèse de main.
    - Réalisation des bancs de test sur des patients afin de valider le projet.

Formations

  • Université Toulouse 3 Paul Sabatier DEA CCMM

    Toulouse 2007 - 2007 Master 2 Recherche en Conception de Circuits Microélectroniques Microsystèmes

    Fabrication des circuits intégrés à base de silicium (Technologie CMOS).
    Transformation d’un modèle de diode PIN de puissance de MAST (SABER) en VHDL-AMS.

Réseau

Annuaire des membres :