Menu

Frédéric NODET

En résumé

Mes compétences :
Logiciel embarqué
Microélectronique
Electronique
Vente
Management
Développement commercial
Relations internationales
Semiconducteurs
Marketing produit

Entreprises

  • Murata Integrated Passive Solutions - Responsable Ligne de Produit

    2016 - maintenant
  • IPDiA - Responsable Ligne de Produit

    CAEN 2015 - 2016
  • Elsys Design - Responsable d'Affaires

    Cachan 2011 - 2015 ELSYS Design est une société de services spécialisée en systèmes embarqués.
    Elle propose des prestations dans les domaines suivant :
    - Conception ASIC/FPGA
    - Conception de cartes électroniques
    - Développement de logiciels embarqués bas-niveau

    En tant que Responsable d'Affaire sur l'agence Ile-de-France, j'ai en charge :
    - Prospection et développement commercial de mon portefeuille client couvrant différents secteurs d'activités
    - Suivi des prestations (Assistance technique, Forfaits et Centre dédié)
    - Suivi des collaborateurs et recrutement
  • Elsys Design - Ingénieur ASIC, consultant pour Parrot

    Cachan 2010 - 2011
  • Elsys Design - Ingénieur FPGA, consultant pour Zodiac Data Systems

    Cachan 2009 - 2010 Au sein d’une équipe de 3 personnes, je suis responsable du design, de la vérification et de l’implémentation de blocs de traitement du signal pour un serveur Ethernet d’échantillons RF basé sur un FPGA. Je collabore également avec les ingénieurs software sur la validation fonctionnelle de la plateforme
  • STMicroelectronics - Ingénieur Electronique

    2006 - 2006 Division Wireless Infrastructure

    * Implémentation logicielle d'un algorithme d'Estimation de Canal pour WiMax Mobile:
    - Développement d'un modèle Matlab & Génération des vecteurs de test
    - Développement logiciel (virgule-fixe) sur DSP STM32
    - Optimisation & Profiling
    - Validation & Test de Performance

    * Vérification VHDL du sous-sytème Modem 802.16e
    - Codage des drivers et des test bas-niveau en C
    - Verification sous ModelSim
  • Elsys Design - Ingénieur SoC, consultant pour Texas Instruments

    Cachan 2006 - 2009 Texas Instruments / Wireless Terminals Business Unit

    - En temps que responsable de l’environnement de vérification de SoCs complexes (OMAP), j’étais en charge de valider les releases de l’environnement, de résoudre les problèmes majeurs des régressions ainsi que d’assister et d’orienter les membres de l’équipe (25 personnes) ainsi que l’équipe de San Diego (4 semaines sur place puis à distance). J’ai participé à l’écriture et aux revues des plans de vérifications et des spécifications testbench, mis en place les outils de vérification et débogué la première séquence de boot.

    - Je travaillai également en collaboration avec les équipes d’intégration et de design sur la vérification de scenarii systèmes et de gestion d’énergie (extinction des domaines de voltages, transitions vers des états de rétention) avec des co-simulations C/Specman ainsi que des techniques de simulation gate-level Power-Aware.
  • CNRS - FPGA Designer - Stage

    Paris 2005 - 2005 CNRS - I3S, Sophia Antipolis
    Développement d'un scheduler RTOS matériel sur FPGA

    - Ecriture des spécification d'architecture
    - Codage VHDL et des testbench
    - Verification virtuelle sous ModelSim
    - Synthèse pour Cible Xilinx incluant 2 PowerPC
    - Test de performances des différentes politiques d'ordonnancement

Formations