Mes compétences :
VHDL
ModelSim
Microsoft Windows
Matlab
Linux
LabVIEW
Java
C Programming Language
Assembler
Xilinx
Altera
Vivado
Entreprises
Nokia
- SoC-IP 5G Design Engineer
Nozay2017 - maintenantRTL designer for 5G L1 dedicated IP.
APSIDE
- Ingénieur - Développement FPGA
Boulogne-Billancourt2016 - 2017Développement d’architectures numériques de traitement du signal à application de guerre électronique et radar aéroporté :
• Design, simulation, synthèse et placement/routage
• Interfaces haut-débit
• Fortes contraintes de développement
Thales
- Contrat de professionnalisation - Ingénieur électronique numérique
Courbevoie2015 - 2016Mise en œuvre d'un firmware au format System On Chip sur démonstrateur d'enregistreur d'échantillons à haut débit
• FPGA Kintex Ultrascale Xilinx
• Bus PCIe
• Mémoire DDR4
• Mezzanine fibre optique
• Liens série rapides
ACTRIS
- Stage professionel
2015 - 2015Remplacement de caméras dans un système embarqué de prise de vue panoramique
• Étude des capteurs numériques d’images CMOS
• Conception d’une carte fille de test pour le capteur
• Interfaçage avec une carte de développement
• Développement de la logique numérique de traitement d'images
• Implantation sur FPGA Altera
UPC School (Universitat Politècnica de Catalunya)
- Etudiant Marine Instrumentation
2014 - 2014• Approfondissement des connaissances en technologies embarquées marines
• Développement d’une application LabView permettant la détection de poissons
sur une vidéo sous-marine