Menu

Benoît CHANTEPIE

AIX EN PROVENCE

En résumé

Mes compétences :
Microélectronique
Labview

Entreprises

  • INVIA - Product engineer

    2011 - maintenant Design test pattern for new product industrialization
    Manage reliability qualification (test bench development, data analysis)
    Manage characterization of complex analog IPs. Develop test bench tools for designers.
    Electrical failure analysis.
    Differential power analysis for cryptography attacks
    LabView development (certification in progress)
  • INVIA - Analog IP researcher

    2009 - maintenant Design, test et debug d'IPs analogiques principalement dédiées au secteur des communications sécurisées.
  • CPPM - CNRS - Chercheur 3D IC designer

    2008 - 2009 - Etude et design d'électroniques pixellisées 3D pour des imageurs à pixels hybrides.
    - Test et caractérisation du couplage entre les différents étages d'une électronique 3D.
    - Validation fonctionnelle et validation de timing d'une architecture numérique de lecture d'un circuit matriciel;
    - Layout de cellules élémentaires et intégration d'IP;
    - Validation du power management.
  • CPPM - CNRS - Ingénieur de recherche (doctorat), détecteur et microélectronique

    2005 - 2008 Design analog et mixte
    Instrumentation, réalisation systèmes de test et caractérisation

    Thèse : Etude et réalisation d'une électronique rapide à bas bruit pour un détecteur de rayons X à pixels hybrides destiné à l'imagerie du petit animal en techno IBM 0.25µm

    • Conception d’une électronique front-end analogique bas-bruit pour le comptage de photons dans un environnement mixte
    • Conception d’un système d’auto-calibration d’une chaîne de front-end pour un imageur à pixels hybrides de 9600 canaux.
    • Conception d’une architecture numérique pour la lecture rapide et silencieuse de 9600 canaux
    • Réalisation d’un ASIC (du cahier des charges à la soumission en fonderie) de 20 canaux pour la lecture d’un détecteur silicium dédié à l’imagerie intracrânienne Beta +.
    • Système de tests, de caractérisation et de calibration avec une interface PC et une communication Ethernet. Programmation d’un cœur Nios dans un FPGA Altera et interface IHM LabWindows.
    • Tests et caractérisation des performances d’un imageur à rayons-X, sous pointes et en synchrotron (ESRF, Grenoble).

Formations

Réseau

Annuaire des membres :