-
Traxens
- Directeur Technology Devpt
Marseille
2017 - maintenant
En charge des équipes R&D systèmes embarqués.
-
TRAXENS
- Directeur Adjoint - Projets Custom
Marseille
2016 - 2017
En charge d'adapter nos technologies et solutions existantes, afin d'adresser de nouveaux marchés.
-
TAGSYS RFID
- Chef de Projet Système
2013 - 2016
-
INSIDE Secure
- Chef de projet
Meyreuil
2010 - 2012
J'ai principalement en charge les plateformes de prototypage/émulation liées à nos produits NFC (spécification, architecture, conception, validation et déploiement).
Pour ce faire je pilote plusieurs ingénieurs de profils différents mais complémentaires, me permettant d'adresser les différents aspects techniques de ce type de projet, à la rencontre entre logiciel embarqué, logiciel PC, ASIC, FPGA et électronique.
Hormis cet aspect système, l'autre facette primordiale de ce poste est axée sur le reporting et la gestion de project, consistant à construire puis assurer le suivi des plannings, ainsi que les estimations de coûts, afin de fournir de la visibilité, tout en prenant en compte les contraintes, les besoins, et leurs évolutions tout au long du projet.
-
INSIDE Contactless
- Ingénieur Design
2008 - 2010
INSIDE Contactless est un des leaders sur le marché du sans contact (NFC, applications bancaires, etc..). INSIDE conçoit et vend des solutions microelectroniques bâties autour de puces sans contact : puces, lecteurs, systèmes. (http://www.insidecontactless.com)
Initialement, mon rôle s'inscrivait dans la continuité de la mission précédemment réalisée dans la société, il consistait, principalement, à développer et mettre au point un émulateur pour des microcontroleurs destinés à du silicium..
- portage des sources ASIC pour les adapter à une architecture FPGA.
- ajout de fonctionnalités propres à l'émulation
Au fil du temps mon champs d'action s'est élargi sur la partie silicium :
- design digital (codage verilog, synthèse, etc.. )
- vérification rtl / preLayout / postLayout
- intégration d'IPs, génération d'environnement de simulations
- automatisation de certaines étapes d'intégration, de vérification en python
- mise en place de simulations top level fast spice sur des chips mixtes
Outils : Cadence, ncsim, python, nanosim, sh/csh, Xilinx ISE, Synplify Pro, Design Sync, SVN, Unix
-
Elsys-Design
- Ingénieur électronicien
PARIS 15
2007 - 2007
Elsys Design est une société de service spécialisée dans l'électronique, microélectronique et informatique embarquée proposant les compétences de ses ingénieurs pour des missions de durée variable à des sociétés du secteur afin de mener à bien des projets ponctuels ou des projets de plus longue durée.
Ma mission s'est déroulée au sein de la société INSIDE Contactless, leader sur le marché du sans contact (NFC, bancaire, etc..). Etude, et conception d'un émulateur pour microcontroleur RISC sur une plateforme FPGA.
- définition de l'architecture pour permettre de développer une plateforme d'émulation ouverte qui pourra par la suite s'adapter à différents types de microcontroleurs.
- conception de la carte architecturée autour d'un FPGA..
- développement des modules nécessaires au portage du microcontroleur (ASIC) dans un FPGA.
-
DM Radiocom
- Ingénieur développement
2005 - 2007
Etudes sur cahier des charges, développement, réalisation :
> Développement d'un code correcteur d'erreur Reed Solomon en VHDL
> Conception, réalisation et test d'une carte codeur décodeur Reed Solomon, entrelacement-déentrelacement autour d'une architecture DSP FPGA pour sécuriser la couche transport
> Elaboration de propositions techniques en réponse aux appels d'offres:
- architectures systèmes
- protocoles de communication
- traitement de flux de données en temps réel
- compression vidéo par ondelettes
- solutions à base de FPGA, DSP, PC embarqués, composants dédiés
> Formation de clients à l'utilisation de moyens de communication radio pour la robotique mobile
-
DM Radiocom
- Ingénieur apprenti
2002 - 2005
Dans le cadre du développement d'un moyen de télé-opération pour la robotique mobile :
> Développement d'un protocole adapté au système, prenant en charge les 6 premières couches du modèle OSI, compatible avec les contraintes de télé-opération : liaison radio, temps réel
> Conception, réalisation et test d'une carte basée sur une architecture DSP FPGA permettant d'interfacer les différentes entités composant le sytème et d'exploiter le protocole précédent, assurant ainsi le routage des informations au sein du système ( acquisition de données, synchronisation, multiplexage, démultiplexage, supervision du système )
> Etude théorique des codes correcteurs d'erreur de type Reed Solomon