Menu

Valentin BARTKOWIAK

Courbevoie

En résumé

Je m’appelle Valentin BARTKOWIAK et je suis ingénieur en électronique. Je suis formé à la maîtrise des grandes applications de l’électronique telle que la Micro et Nano Electronique (Conception de systèmes avec FPGA, Conception ASIC, physique des semi-conducteurs), les Radiocommunications Numériques (Systèmes de communications mobiles, Conception de circuits intégrés RF et micro-ondes, Antennes) et les Systèmes Embarqués (Architecture d'une carte mère & microcontrôleurs, Architecture des processeurs, Informatique embarquée).

J’ai choisi le métier d’ingénieur car c’est un métier qui consiste à poser et résoudre des problèmes complexes liés à la conception, à la réalisation et à la mise en œuvre de produits et de systèmes. Ce que j’apprécie dans ce métier, c’est d’apprendre et progresser sans cesse en relevant de nouveaux défis et de me remettre en question régulièrement en analysant mes propres forces et faiblesses afin de modifier mes méthodes de travail pour m’adapter à de nouvelles situations. De plus, je me suis dirigé vers ce métier car il me permet de travailler au sein d’une équipe. Ce que j’aime dans le travail d’équipe, c’est coopérer et collaborer avec d’autres personnes ayant des compétences différentes des miennes. Cela me permet d’évoluer en apprenant d’eux et de partager avec eux mon expérience.

Je suis motivé par mon envie d’acquérir de nouvelles connaissances, de rencontrer et de partager mon savoir avec de nouvelles personnes.

Mes compétences :
Java
Arduino
Traitement du Signal
FPGA
VHDL
Communication Wireless
Xilinx System Generator
ADS
C
RF Design
Vivado
Antennes et propagation
ISE

Entreprises

  • Assystem - Assistance Technique Assystem - Ingénieur Développement FPGA/ASIC chez Thales Alenia Space

    Courbevoie 2016 - maintenant Ingénieur Développement FPGA/ASIC au sein du département LPE (Ligne Produit Électronique) de Thales Alenia Space dans le cadre d'une prestation d'Assystem Toulouse.

    Missions :

    Compétences : Rational ClearCase (IBM), MobaXterm, UNIX, Scripts TCL, HDL Designer (Mentor Graphics), ECSS-Q-ST-60-02C (Space Product Assurance - ASIC and FPGA Development)
  • Assystem - Ingénieur en Conception et Validation de FPGA & ASIC

    Courbevoie 2016 - 2016 Ingénieurs au sein de la Systems Business Unit, plus précisément dans la partie Développement Systèmes & Support pour le domaine de la Défense, de l’Aéronautique et de l’Aérospatiale.

    Missions :
    - Conception de l'architecture des FPGA.
    - Rédaction des spécifications des FPGA.
    - Développement de modules VHDL à partir du document de spécification en respectant le standard IEEE 1076-1993 ou le standard imposé par le client.
    - Suivi du développement VHDL effectué en nearshoring (Roumanie).
    - Définition du pinout et des timings des FPGA.
    - Rédaction de testbench pour la simulation de modules VHDL.
    - Intégration des FPGA sur cartes de développement, prototypes de carte et bancs de test en laboratoire (NF C 18-510).
    - Debug des FPGA avec analyseur logique (Chipscope).
    - Participation aux réunions d’avancement du projet et aux revues de code.
    - Rédaction de la documentation concernant la conception et les évolutions apportées aux FPGA.
    - Rédaction de manuel utilisateur pour l'utilisation de cartes électroniques.

    Projets au forfait :
    - Thales Optronique SA
    - Thales Alenia Space
    - Safran Helicopter Engines
    - Airbus Defense & Space

    Compétences :
    Vivado, ISE, RTL, TCL (Vivado Commands), Chipscope (Analyseur Logique), Timing Analyzer, VHDL, Verilog, SVN, CDMA, DDR3, EEPROM, PCI Express, VME, TTL, RS422, I2C, SPI, Spartan 6, Kintex 7, Zynq-7000, CPLD, Commande Actionneurs (Moteur pas à pas, Résolveur, Frein à poudre), PID, Commande matrice de commutation RF, Pilotage d'une carte d’acquisition d'image numérique haute résolution, CRC (Contrôle de Redondance Cyclique), STANAG 3350 (Norme Vidéo Analogique pour les Systèmes d'Aéronefs). Pilotage de DAC, d'ADC, MS Office.

    Site de l'entreprise :
    http://www.assystem.com/fr/entreprise/France.html
  • DLR - Stagiaire Avionique

    2015 - 2015 Stagiaire au sein de l'équipe avionique de l'Institut des systèmes critiques au centre de recherche aéronautique et aérospatiale d’Allemagne (DLR).

    Missions :
    - Écrire la revue littéraire et le rapport technique avec Latex.
    - Développement et simulation d’algorithmes d’étalement de spectre avec Matlab.
    - Développement et simulation d’algorithmes d’étalement de spectre, de modulation, et d'un code correcteur d’erreur avec System Generator de Xilinx.
    - Test des différents algorithmes à l’aide d’une radio logicielle (SDR) implémentée sur un FPGA.
    - Validation du système final sur la SDR implémentée sur FPGA.

    Compétences :
    Matlab/Simulink, Xilinx System Generator, ISE, VHDL, Analyse du signal, Technologies sans fil, RTCA/DO-254, Model-Based Design, FPGA, Virtex 6, FHSS, DSSS, OQPSK, Code Correcteur d’Erreurs, Viterbi

    Site de l'entreprise :
    http://www.dlr.de/dlr/en/desktopdefault.aspx/tabid-10002/
  • Micropross - Stagiaire Designer FPGA

    2014 - 2014 Stagiaire FPGA Design au sein du département R&D de Micropross, fournisseur de solutions de test pour le marché de la RFID, de la carte à puce et des technologies NFC.

    Mission :
    - Formation à l'environnent de développement Vivado.
    - Aider les designers FPGA à passer de l’environnent ISE à Vivado.
    - Importer le design d'un projet développé sous ISE sous l'environnement Vivado.
    - Conception d'une architecture à base de bus AXI, de bus PCI Express et de mémoire DDR3 sur un FPGA de type Kintex 7 sous Vivado afin de développer un produit de test de lecteur de carte à puce sans contact. Ce produit peut tester les protocoles : Mifare, Felica, NFC et QI.
    - Conception d'une architecture à base de bus PCI Express, de bus AXI et de bus parallèle, Selectmap sur un FPGA de type Spartan 6 sous ISE. L'objectif étant de permettre à l'unité centrale d'un lecteur de carte à puce de gérer des cartes filles. Les cartes filles étant des coupleurs et des testeurs pour les protocoles : ISO/IEC 7816, SWP/HCI et IC-USB.

    Site de l'entreprise :
    http://www.micropross.com/
  • ONDULYS - Stagiaire (Manutentionnaire)

    lille 2012 - 2012 J'ai travaillé en tant que Manutentionnaire pour Ondulys, une entreprise spécialisée dans la production de carton ondulé et de sa transformation en emballages pour le transport et l’affrètement de tous types de marchandises.

    Mission :
    - Construction de palettes sur une chaîne de montage.
    - Approvisionnement d'une machine en matière première.
    - Travail respectant le système des 3x8.
    - Respecter la méthode des 5S sur mon poste de travail.

    Site de l'entreprise :
    http://ondulys.fr/
  • Mairie de Lambersart - Animateur (Bénévole)

    2011 - 2011 Mission :
    - Animer un groupe d'enfants de 7 à 10 ans.
    - Création et organisation de jeux ludiques et sportifs.
    - Participer aux réunions hebdomadaires de l'équipe(6 animateurs et 1 directeur).
  • Banque de France - Courrier

    Paris 2011 - 2011 J'ai travaillé au sein du service du Surendettement de la Banque de France.

    Mission :
    - Réception du courrier pour le service du Surendettement.
    - Identifier les destinataires et trier les courriers.
    - Distribution du courrier aux agents qui s'occupent des dossiers de surendettement.
    - Préparation des dossiers de surendettement.
    - Saisie informatique des nouveaux dossiers de surendettement.
    - Archiver les dossiers de surendettement.

    Site :
    https://www.banque-france.fr/accueil.html

Formations

  • ISEN Lille

    Lille 2013 - 2015 Diplôme d'ingénieur

    - Micro et Nano Electronique (FPGA et Conception de circuits intégrés).
    - Radiocommunications Numériques (Systèmes de communications mobiles, Conception de circuits intégrés RF et micro-ondes, Antennes).
    - Systèmes Embarqués (Architecture d'une carte mère & microcontrôleurs, Architecture des processeurs, Informatique embarquée, Sûreté de fonctionnement).
  • ISEN Lille

    Lille 2010 - 2013 Bachelor

    Durant mes deux premières années, j'ai suivi le cursus d'une classe préparatoire intégrée MPSI (Mathématiques, Physique et Sciences de l’Ingénieur) et PSI (Physique et Sciences de l’Ingénieur).

    Durant ma troisième année, j'ai suivi une formation pluridisciplinaire (Electronique, informatique, multimédia, sciences de l'ingénieur, télécommunications, images).
  • Lycée Saint Paul

    Lille 2007 - 2010 Baccalauréat Scientifique - Mention ASSEZ BIEN

Réseau

Annuaire des membres :