Menu

Abderrahmane HABET

Toulouse

En résumé

Je suis diplômé d'un master en microélectronique à l'université Blaise Pascal, Clermont-Ferrand.
Voici mes domaines de compétence :
- Test, validation et intégration de cartes électroniques AIT AIV
- Intégration d'équipements spatiaux.
- Conception de circuits intégrés ASIC analogiques, mixtes et RF.
- Conception de cartes électroniques analogiques et numériques.

Mes compétences :
Test, validation et intégration.
Microélectronique / semi-conducteur / ASIC
CAO : schéma, simulation, layout, PCB
Spatial AIT / AIV
Systèmes électroniques: analogique numérique CEM
Electronique de puissance / convertisseur AC DC /
Specifications, exigences, matrice de conformité,
Matlab, Labview, FPGA/VHDL, C, Microcontrolleur

Entreprises

  • Celad L'ingenierie à visage humain - Ingénieur test et validation hardware

    Toulouse 2016 - maintenant Ingénieur test et validation électronique.
    Projet spatial : Radio and Plasma Waves RPW Solar Orbiter
  • LESIA - Ingénieur test et validation hardware -Equipement spatial

    2014 - maintenant Tests électriques et fonctionnels des cartes électroniques distinées au projet RPW de la sonde spatiale Solar Oribter.
    - Activités AIT / AIV
    - Analyses des spécifications (normes ECSS)
    - Rédaction de procédures / rapports de tests.
    - Automatisation des tests (pilotage de l’instrument, configuration des stimulis,...)
    - Excusions des test en salle blanche
    - Suivi des exigences
    - Validation et intégration.
  • Laboratoire d'Astrophysique de Bordeaux LAB - Ingénieur conception électronique R&D

    2010 - 2013 - Etablissement des cahiers des charges
    - Choix d'architectures, composants, technologie et définition du plan de tests
    - Conception d'ASICs Analogique RF mixte (Ampli, ADC, PLL, ... )
    - Conception de cartes électroniques
    - Test et caractérisation de circuits électroniques.
    - Gestion planning et budget
  • IPHC -CNRS Strasbourg - Stagiaire Ingénieur concepteur de circuits intégrés

    2008 - 2008 Conception et réalisation d'un convertisseur analogique numérique en technologie CMOS035 AMS pour une application biomédicale (tomographie par émission de positrons TEP ).
    - Schéma, simulation, modélisation Verilog, layout.

Formations

  • UNIVESITE BLAISE PASCAL (Clermont Ferrand)

    Clermont Ferrand 2006 - 2008 Master EEA

    Microélectronique et conception d'ASICs (CMOS/bipolaire/Bicmos)
    Electronique numérique : VHDL/FPGA, microprocesseur
    Traitement de signal : Modulation / FFT / bruit / spectre

Réseau

Annuaire des membres :