Menu

Anne-Claire GUILLOU

Paris-13E-Arrondissement

En résumé

J'ai une double compétence Hard-Soft, électronique-génie logiciel.
Dans le domaine du Hard/électronique, j'ai participé aux développements des systèmes sur ASIC et sur FPGA.
Dans le domaine Soft/Génie logiciel, j'ai développé des systèmes en C++ avec des méthodologies innovantes (conception haut-niveau de systèmes embarqués)

Mes compétences :
ASIC
Clearcase
CVS
FPGA
ModelSim
SYnopsys
VHDL
JavaScript

Entreprises

  • Sii

    Paris-13E-Arrondissement maintenant
  • Orange - France Télécom via SII - Assistance à la gestion de projet / Rédaction de spécifications

    2008 - maintenant
  • Motorola Bretagne via SII - Ingénieur developpement

    2007 - 2008 C++ development on Symbian OS for mobile phone
  • TeamCast via SII - Ingénieur R&D

    2007 - 2007 Etudes et conception de modulateur pour la télévision numérique à TeamCast (prestation)
    Intégrée au sein du département R&D j’ai tout d’abord réalisé une étude sous MatLab en vue du développement d’un modulateur ATSC (norme DVB américaine). Puis j’ai réalisé une étude d’un module pour la future norme DVB-SH dans le cas d’une diffusion satellite. Cette étude comportait l’adaptation et développement sur un modulateur DVB-H, du développement sous MatLab et la réalisation de test (utilisation d’analyseur de spectre, d’analyseur logique et divers appareils de mesures).
  • Thomson via SII - Ingénieur dev

    2004 - 2006 Etudes et conception de circuits pour la vidéo à Thomson multimédia (prestation)
    Intégrée à un premier projet de réalisation d'un circuit de décodage vidéo multistandard (MPEG2, H26L, DV) :
    - Conception de blocs d'un ASIC multiprocesseurs en VHDL,
    - programmation du logiciel embarqué en C et validations.
    Puis intégrée à un second projet concernant cette fois-ci un circuit de compression vidéo :
    - Etude des standards VC1 et MPEG4,
    - participation au développement du bloc d’encodage entropique (CABAC) avec la méthodologie OptimoDE de ARM
    - développement de code C++ sous Visual6.
  • IRISA - Doctorant

    1999 - 2003 Développement et mise en œuvre d'un outil de synthèse architecturale à l'IRISA
    • Intégration de cet outil dans un flot de conception pour FPGA (Xilinx et ALTERA) et ASIC,
    • Validation de cet outil sur des applications de traitement du signal et de l'image : filtre adaptatif, récepteur WCDMA pour l'UMTS, filtres DCT pour la compression vidéo,
    • Validation des architectures produites sur plate-forme intégrant FPGA et DSP.
    Enseignements : Génie logiciel basé UML, informatique industrielle ...

Formations