Menu

Arnaud GAMET

HYÈRES

En résumé

Ingénieur en Microélectronique, spécialisé dans la conception de circuits intégrés, actuellement en dernière année de thèse CIFRE à STMicroelectronics Rousset. Je suis à la recherche d'un poste dans le domaine de la conception de circuits analogiques.

Mes compétences :
VHDL
Conception électronique
CEM
Microsoft Office
Electronique numérique
Electronique analogique
Layout de circuits
Simulateurs Eldo, Spectre

Entreprises

  • STMicroelectronics - Thèse CIFRE

    2013 - maintenant Conception de cellules analogiques destinées à l’intégration d’oscillateurs hautes fréquences dans les microcontrôleurs STM32 en technologie CMOS 40nm
    - Etat de l’art, choix des architectures, définition des spécifications
    - Conception des circuits et simulations électriques sous Cadence (Eldo, Spectre)
    - Dessin des masques (Layout) sous Cadence Virtuoso et simulations post-layout
    - Validation sur silicium des circuits développés, corrélation avec les simulations
    - Caractérisation électrique sous pointes RF avec analyseur de réseau vectoriel, extraction des paramètres S, mesures électromagnétiques et mesures par champs proche
    - Modélisation des boitiers QFP et du routage des liaisons puce/boitier en “bonding wire”
    - Rédaction d’articles scientifiques et participation à des conférences internationales
    - Rédaction d’un manuscrit de thèse détaillant l’ensemble des travaux

  • Laboratoire de recherche IM2NP - Ingénieur

    2013 - 2013 Etudes sur le projet Asservissement Marin Autonome (AMA)
    - Maturation technique d’un brevet déposé par l’AMU d’une bouée de surface traqueuse
    - Gestion d’alimentation, mise en œuvre des capteurs
  • STMicroelectronics - Stage Ingénieur de fin d'études

    2012 - 2012 Intégré au sein de l'équipe IO de la division microcontrôleurs (MCD), j'ai été en charge de la conception d’un oscillateur à résonateur MEMs pour microcontrôleurs STM32:
    - Etude bibliographique sur les composants MEMs et les oscillateurs à quartz
    - Conception d’un oscillateur 316MHz, simulations électriques (Eldo) et layout du circuit
    - Développement d’une puce de test en technologie TSMC 90nm
    - Validation sur silicium d’un oscillateur LC on-chip 200MHz
  • Polytech Nice-Sophia - Projets d'études

    2011 - 2011 1) Conception d’un CAN 4 bits en technologie CMOS 0.35µm
    - OTA à compensation Miller, comparateur, compteur
    - Utilisation de Cadence Virtuoso : schémas, simulations et layout du circuit

    2) Conception d’un LNA sous Cadence (SpectreRF) et ADS
    - Simulations d’une chaîne de réception RF pour application Bluetooth sous ADS

    3) Vainqueur du Challenge Jeunes Pousses avec le projet Program’O
    - Concours de projet de création d’entreprises innovantes en équipe
    - Etude marketing,
    - Système de douche numérique programmable, sécurisé, et connectée
    - Réalisation d’une maquette (Capteurs analogiques, µC, Amplificateur…)
    - Dépôt réalisé: marque et enveloppe SOLEAU

    4) TP d’initiation à la microélectronique en salle blanche à Grenoble (2 jours)
    - Réalisation d’un transistor PMOS à grille d’aluminium à partir de 4 masques fournis
    - Tests électriques sous pointes sur wafer



  • Université d'Aalborg (Danemark) - Stage à létranger

    2010 - 2010 Participation à l’ICT Summer School, équipe “Mobile Phone Programming”
    - Création d’une application de sécurité avec l’outil Qt (Nokia)
    - Présentation de l’application devant un jury en Anglais
  • Degreane Horizon - Stage technicien de DUT GEII

    2009 - 2009 Optimisation d’un modem d’asservissement programmable utilisé sur les lignes spécialisées (SNCF)
    - Travail en autonomie, rédaction des documents associés au projet
    - Modification du PCB et tests électriques en laboratoire

Formations

Réseau

Annuaire des membres :