-
CEA
- Ingénieur électronique - Concepteur flow
PARIS
2013 - maintenant
Développement d'un flow pour l'utilisation d'un émulateur numérique ( Veloce 2 ).
-
ST Micro
- Real time prototyping engineer
2011 - 2013
MOCA2 real time prototyping on Altera Stratix IV target.
( Multimedia Over Coax Alliance )
Tools: Synplify, Quartux II.
-
ST Ericsson
- Ingénieur prototypage
GRENOBLE
2009 - 2011
Ingénieur ST Ericsson via EASII-IC.
Prototypage sur platforme FPGA.
SOC prototyping for mobile applications ( Slimbus, USB, graphic IP, DDR, ... ).
Target: Xilinx V4 and V6 fpga.
Tools: Certify, Synplify, ISE.
-
Essilor International
- Chargé d'étude
2008 - 2008
-
ST Microelectronique
- Ingenieur verification SOC
2008 - 2009
Ingenieur verification SOC chez ST Microelectronique via ESAII-IC.
verification d'un module de decodage video.
-
E2V Grenoble
- Ingénieur hard/soft
2007 - 2007
-
Allegro
- Ingénieur validation VHDL
2007 - 2008
-
Temento Systems
- Ingenieur d'application
2006 - 2006