Menu

Benoit GORAL

Colombes

En résumé

Je travaille comme spécialiste Intégrité du signal, intégrité de puissance et CEM pour les fonctions numériques développé à Thales. J'ai un attrait particulier pour les problématiques autours de la conversion et la gestion d'énergie pour les systèmes embarqués.

J'ai réalisé mes travaux de recherche à Thales Communication and Security encadré par le laboratoire SATIE de l'ENS de Cachan dans le cadre d'un contrat CIFRE.

Mes travaux se focalisent sur la modélisation et la simulation du réseau de distribution des alimentations dans le but d'optimiser la conception SWAP-C (Size weight and Power -Cost Reduction) et la co-simulation intégrité de signal/intégrité de puissance.

J'ai auparavant obtenu un diplôme en génie électrique de l'INSA de Lyon en 2013. Afin de parfaire ma formation en électronique que j'affectionne particulièrement je suis aussi titulaire d'un MASTER 2 de recherche dans le domaine de la micro-électronique et des systèmes embarqués.

De nombreux séjours à l'étranger ainsi que la fréquentations de nombreux élèves étrangers tout au long de mon cursus scolaire m'ont permis d'acquérir une ouverture d'esprit et une curiosité qui sont un atout pour mon profil d'ingénieur amené à travailler dans des contextes internationaux.

Mes compétences :
Électronique de puissance
JAVA
Microélectronique
Cadences
Électronique embarquée
Électronique analogique
VHDL FPGA et Matlab
C++
Matlab/Simulink
Électronique
Microsoft office

Entreprises

  • Thales Communications & Security - Ingénieur spécialiste SI/PI/EMC

    Colombes 2017 - maintenant
  • Thales Communications - Ph. D student in Power integrity issues

    Colombes 2014 - 2017 Modélisation création et validation d'outils de simulation et d'analyse du réseau de distribution d'alimentation de cartes électroniques rapides en environnement sévère dans le but d'améliorer la méthodologie de conception de cartes électroniques. Cette méthodologie permet de réduire les dysfonctionnements de la carte relatifs au circuit d'alimentation, réduire le cycle de conception et optimiser les coûts de conception et de fabrication de la carte.
  • CNRS - Assistant ingénieur en électronique

    Paris 2013 - 2014 Modélisation et simulation d'une alimentation à découpage high efficiency
  • CITEDI Tijuana (B.C, Mexique) - Stagiaire

    2013 - 2013 Stage de fin d'étude au CITEDI-IPN de TIjuana (B.C, Mexique) conception et implémentation d''un réseau neuronal sur FGPA Stratix IV de Altera pour émuler le comportement d'un modèle non-linéaire à mémoire pour amplificateur de puissance RF. Cette implémentation a ensuite été comparée à celle d'un modèle polynomial à mémoire. Le résultat de ce stage est l'obtention d'une carte hardware émulant le comportement d'un amplificateur RF directement utilisable pour des bancs d'essais comme la validation d'algorithme de pré-distortion.

    Le but de ce stage était d'avoir une première expérience dans le domaine de la recherche et du développement de circuits numériques

    Spécialisations : Conception de circuit électronique numériques, analogiques, dimensionnement de composants de puissance, programmation sur systèmes embarqués

Formations

  • Université Lyon 1 Claude Bernard

    Villeurbanne 2012 - 2013 MAster 2 de recherche
  • INSA De Lyon (Villeurbanne)

    Villeurbanne 2008 - 2013 Ingnénieur génie électrique

    Option de génie électrique: système électronique intégrée. Cela implique une formation approfondie en électronique, physique du semi-conducteur et électronique embarquée.

Réseau

Annuaire des membres :