Boulogne-Billancourt2010 - 2012Consultant chez General Electric (GE Healthcare) à Buc dans la région Parisienne. Je suis en charge du developpement en VHDL de fonctions complexes de traitement d'images bas niveau sur carte à base de FPGA, ainsi que de la gestion de la communication inter FPGA au sein de la carte.
TELECOM Saint Etienne
- Enseignant-chercheur (moniteur CIES)
2007 - 2010
Laboratoire Hubert Curien UMR CNRS 5516
- PhD. Doctorant
2007 - 2010Travail de recherche sur l'implantation et la modélisation d'un générateur de nombres vraiment aléatoires (TRNG) dans une cible FPGA
ST Microelectronics Tours
- Ingénieur stagiaire
2007 - 2007Stage de de fin d'études (Master 2 Recherche Micro-électronique)
au sein de l'équipe WLR du département R&D:
- Caractérisation électrique de capacités intégrés PZT (high K)
- Modélisation 3D (Matlab) du phénomène de vieillissement de capacités intégrées high-K
- Publication dans le journal Microelectronics Reliability
- Etude du courant de fuite (mécanismes de conduction) des structures métal-isolant-métal
- Développement d’outils de recherche et de simulation (MATLAB)
- Rédaction de documentation technique