-
AIIR
maintenant
-
BETA Tech
- Chef de projet
2011 - maintenant
Développement d'une nouvelle gamme de produits embarqués ferroviaires, et industriels.
Gestion des projets R&D collaboratifs.
-
AEROCONSEIL
- Ingénieur Design & Process Assurance
Blagnac
2005 - 2011
MISSIONS
• Assurance Conception Hardware pour le compte d’Airbus
• Développement de l’activité Design & Process Assurance
• Formateur technique et process
ASSURANCE CONCEPTION HARDWARE
Suivi des développements électroniques des équipementiers Airbus
• Audit des fournisseurs sur la base de l’ABD100, de la DO254 et des CRI,
• Accompagnement des équipementiers dans le processus de certification,
• Support process aux tasks leaders Airbus,
• Interface avec les autorités de certification,
• Suivi d’une dizaine d’équipements pour les programmes A380 et A400M.
DESIGN & PROCESS ASSURANCE
Développement de l'activité Design & Process Assurance proposant aux équipementiers aéronautiques un support à la certification
• Analyse du processus de développement du client par rapport aux exigences aéronautiques (DO-254, CRIs),
• Analyse des données produites,
• Proposition d’axes d’amélioration,
• Soutien du dossier de certification face aux autorités,
• Réponse aux appels d’offres.
FORMATEUR
Dispense de formations techniques et process, en interne et en externe.
• Création et dispense d’une formation VHDL (3 jours – 3 sessions internes)
• Création et dispense de la formation DO-254 (3 jours – 25 sessions en France et à l’international)
• Création et dispense pour le compte de l’EASA d'une formation sue les techniques de design d'électronique complexe (3 jours - 3 sessions en Allemagne)
-
CRIL TECHNOLOGY
- Chef de projet
Lens
2000 - 2005
MISSIONS
• Gestion de projets électroniques et systèmes
• Réponse à tous les appels d'offres systèmes et électroniques du groupe CRIL
• Développements électroniques
• Action d'avant vente auprès des nouveaux comptes pour promouvoir l'offre de CRIL (ouverture des comptes du LRBA, EADS S&DE, FT R&D)
PROJET ATOS
Réalisation d'un système d'acquisition et d'analyse de signaux GPS pour le LRBA
• Gestion de projet (7 personnes – 300K€ - 1 an)
• Rédaction des documents de conception et de validation
• Réalisation et mise au point d'une carte cPCI 6U en 4 mois
Techniques : conversion analogique/numérique 100MHz, DDR-SDRAM, FPGA, bus 64 bits à 200MHz, cPCI 32bits/33MHz, traitement du signal (Matlab)
ATOS est devenu le récepteur GPS de référence au sein du LRBA
PROJET ECRAN Intégral
Réalisation d'un système de visioconférence basé sur une vitre commutable opaque/transparent
• Gestion de projet (3 personnes – 80K€ - 9 mois)
• Conception et réalisation du système (Rack 19'' 2U et carte à base de Virtex II)
Techniques : FPGA (VHDL), SRAM ZBT, VGA, S-Vidéo
PROJET DEPHASEUR
Etude de définition d'un banc de déphasage de signaux GPS et brouilleurs
• Montage et gestion du projet avec un sous-traitant pour la partie RF
• Conception du système et chiffrage de sa réalisation
Techniques : traitement du signal, conception système (électronique, mécanique, logiciel, testabilité, maintenance)
PROJETS VCCS, AQT, BOITIER, ATP
4 projets de conception et de codage de composants programmables pour EADS S&DE. Application: Asservissement de tourelles de char et M51
• Gestion des projets (1 à 3 personnes – 2 mois à 1 an – 20K€ à 100K€)
• Conception et validation des composants
Techniques : Xilinx, QuickLogic, Matlab, cœur RISC, calcul flottant
Le projet VCCS a ouvert le compte EADS S&DE. La qualité de la prestation a permis de remporter les 3 autres projets.
PROJET BVL
Réalisation d'un banc de validation des logiciels de la filière µSAT pour C&S
• Responsable projet de la partie matérielle
• Conception matérielle du système (intégration de cartes VME du commerce)
Techniques : VME, simulation d'interfaces variées par des FPGA (I2C, RS232, Senseurs stellaires, gyroscopes, thermistances)
PROJET IASI
Réalisation d'un banc de test pour l'interféromètre IASI (satellite Metop)
• Réalisation d'une carte PCI 32bits/33Mhz à base de FPGA
• Rédaction des procédures de validation matérielle du système
• Intégration du système complet (Station SUN, 10 cartes PCI, harnais)
• Techniques : PCI, Altera, traitement du signal
-
ITIS
- Chef de Projet - Systèmes électroniques
1996 - 2000
MISSIONS
• Conception, réalisation et industrialisation d’équipements professionnels pour le broadcast DVB-T
• Développements électroniques, numériques et analogiques
• Représentation d’ITIS dans le cadre du projet européen iTTi
PROJET V-XCAST
Réalisation du modulateur COFDM DVB-T de 2ème génération (version intégrée avec sortie UHF)
• Gestion du projet et de l’équipe de 5 ingénieurs, rédaction des spécifications matérielles et logicielles
• Mise au point des cartes et suivi de l’industrialisation
Techniques : FPGA de forte capacité, EPLD, µProcesseurs, codage canal, modulation numérique, Matlab
Ce produit a fait référence à travers le monde dans de nombreux laboratoires et centres de recherche pour la planification des réseaux DVB-T.
PROJET V-SFN
Réalisation d’un équipement de synchronisation d’émetteurs COFDM dans les réseaux monofréquences
• Gestion du projet et rédaction des spécifications matérielles et logicielles
• Réalisation des cartes de traitement du flux MPEG2-TS
Techniques : FPGA, MPEG2-TS temps réel, transmission haut débit
Cet équipement a été la première application industrielle de la norme SFN et a permis de la valider sur un réseau réel.
PROJET V-CAST
Réalisation du modulateur COFDM de 1ère génération conforme à la norme DVB-T
• Rédaction des spécifications matérielles
• Design et mise au point des cartes (µProcesseur 68302, FPGA)
• Suivi de l’industrialisation
Techniques : FPGA, EPLD, µProcesseurs, codage canal, modulation numérique
PROJET EUROPEEN iTTi
Mise au point d’une voie de retour hertzienne pour le DVB-T, en collaboration avec une dizaine de partenaires européens
• Participation à la rédaction de la norme
• Animation d’un groupe de travail chargé de réaliser un démonstrateur
• Conception et réalisation d’un module du démonstrateur
• Réunions mensuelles et forums de discussion en anglais