Menu

Fabien BERRETTONI

RUNGIS

En résumé

Mes compétences :
Cadence
Eclipse
Electronique
Électronique analogique
Labview
Langage C
Langage C#
Langage C++
LTSpice
NIOS
Quartus
Systèmes Embarqués
Systemes embarqués electronique
VHDL
C

Entreprises

  • VIVERIS TECHNOLOGIES - Ingénieur Electronique

    RUNGIS 2011 - maintenant Conception de cartes:
    Intervention sur l'ensemble du cycle en V sur des projets au forfait, avec gestion du planning et des coûts.

    Réalisation de cartes du schéma au placement routage avec des contraintes spécifiques à l'environnement d'application.

    Conception d'une carte à base de FPGA permettant de piloter jusqu'à 6 moteurs (Pont H) évoluant dans une chaine de fabrication automatisée. Contraintes techniques:
    Dissipation thermique des ponts H
    Isolation CEM
    Protection ESD
    Perturbation générée par le découpage des ponts H.


    Conception d'une carte assurant la partie communication d'un serveur web. Celle-ci s'interface entre la partie calcul (processeurs) et extérieur (Internet). Contraintes techniques:
    Intégrité des signaux PCIe gen2, SGMII, QSGMII
    Memoire DDR3
    Norme ATCA

    Réalisation d'une carte de gestion d'alimentation pour le domaine médicale. Contrainte technique:
    Norme Médicale
    Tolérance des composants (worst case).

    Conception d'une carte pour des exercices de formation. Contrainte technique
    Autonomie sur une pile.
    Placement/routage en fonction du boitier mécanique du client.

    Maitrise des logiciels Cadence Orcad et Altium designer.


    Développement VHDL:
    Réalisation d'un firmware VHDL (IP) permettant de piloter plusieurs moteurs pas à pas en microstepping.
    Implémentation dans le code VHDL de profil vitesse en S-curve.

    Maitrise de la suite Modelsim, Quartus, Qsys et NIOS IDE.
  • Serma-ingénierie - Apprenti ingénieur

    2008 - 2011 Aéronautique:
    Réalisation d'un banc de calibration lumineuse pour un équipement soumis à la norme DO254
    Participation à la rédaction des documents de conception et du cahier des charges CAO

    Automobile:
    Rédaction des documents de test
    Validation et mise au point des quatre cartes éléctroniques constituant le système
    Correction et validation des ereurs de conception

    Energie (mesure de puissance):
    Intégration de la carte
    Recherche et correction des problèmes de CEM
    Développement du design FPGA en VHDL pour l'intégration
    Rédaction des documents de test
    Codage du logiciel banc de test sous LABVIEW avec automatisation des tests pour la tenue en température
    Amélioration du programme en C intégré dans le FPGA (NIOS)

    Imagerie médicale:
    Interventions chez les clients
    Correction des problèmes hardware identifiés
    Implémentation d'un NIOS + intégration VHDL pour simuler un capteur CCD

Formations

Réseau

Annuaire des membres :