Menu

Franck HOURDEAUX

PARIS

En résumé

Depuis 2010:
Responsable de lot hardware pour le compte de DSE (groupe Safran).
En charge du suivi du developpement de cartes et FPGA dans le cadre d'un calculateur de freinage. Fonctions liées au poste : gestion de prestation et de sous-traitance, dans le cadre de développement Do254 Dal A, reporting classique interne en terme de suivi couts délais, Gestion d'équipe interne et coordination transverse pour mener à bien les activités.
Depuis 2007 :
Architecte electronique numérique à THALES AVIONICS (Meudon la fôret - 92).
-Responsable de lot composants programmables dans le cadre d'étude de calculateur de commandes de vol. Les fonctions lié au poste sont les suivantes:
- Gestion de prestation et de sous-traitance, dans le cadre de développement Do254 Dal A.
- Gestion de l'aspect affaire des projets (planning, ressources et coûts).
- Responsable des solutions apportées en terme de definition d'architecture.
2005-2007:Responsable electronique à Mauna Kea Technologies (startup française)à Paris (75).
- Rédaction de spécifications des composants programmable (FPGA, PLD) ainsi que des cartes.
- Responsable du lots electronique en terme de gestion de la sous-traitance, suivi d'avancement, gestion financière.
- Prise en compte des contraintes liés au domaine médical dans le développement du système.
- Responsable de l'intégration globale du système en relation avec les sous-traitant et suivi de la qualification du système.
2003-2005: Ingénieur Concepteur à ADVANTEST (entreprise Japonaise) à Courtaboeuf (91).
Etude et développement de circuits programmables pour une famille d’analyseur de spectre à large bande.
- Rédaction de spécification des FPGAs et du contrôle des cartes.
- Responsable du développement de quatre FPGAs sur différentes cartes :
- carte mère, le FPGA est utilisé comme bridge. Ses fonctionnalités sont l’interfaçage entre un bus PCI et différents bus (SPI, I²C..), composants tel que FRAM, GPIB et autre.
- carte synthétiseur, il est utilisé pour effectuer le balayage fréquentiel, et ce en pilolant des PLL, VCO, SRAM….
- carte Analog IF, il est utilisé pour la configuration de différents composants analogiques, il intègre aussi un fréquencemètre.
- carte Digital IF, il est utilisé pour effectuer différents filtrages sur le signal d’entré, ainsi que pour s’interfacer avec un DSP (Tiger SHARC).
- Responsable de l’intégration de la partie numérique lors de l’implantation du firmware.

2002 : Ingénieur Système à THALES AVIONICS (Vélizy Villacoublay - 78) CDD de 4 mois
- Rédaction de documents de spécification Hard pour un FCU (Flight Control Unit) pour le projet A380. Validation de l’aspect matériel de différents calculateurs de type commutateur AFDX.

Mes compétences :
Electronique
FPGA
Hardware
VHDL
254
Management

Entreprises

  • SAGEM DEFENSE SECURITE

    PARIS maintenant
  • Safran - Hardware work pakage manager

    Paris 2010 - maintenant Responsable du developpement harware de la plateformee d'un calculateur de freinage dans le cadre du developpement d'un avion d'affaire
  • THALES AVIONICS - Responsable de lots

    Courbevoie 2007 - maintenant - Responsable d'un traitement d'obsolescence sur ASIC avec fournisseurs internationaux.
    - Responsable de lots dans le cadre de développements de composants complexes au sens de la DO254 (calculateur de commande de vol primaire), avec gestions des prestations et sous-traitances dans leurs globalitées.

Formations

Réseau

Annuaire des membres :