Retail
Media
Fintech
IOT
Smart city
E-rh
Décideurs
SEO
Cloud
Big data
Retail
Media
Fintech
IOT
Smart city
E-rh
Décideurs
SEO
Cloud
Big data
Adtech
e-Santé
Foodtech
Management
Martech
Patrimoine
Publishers
Transport intelligent
Webtech
S'inscrire
Se connecter
Rechercher
Menu
Connexion
Julien BURRO
Ajouter
Julien BURRO
Cachan
Profil
Réseau
En résumé
Mes compétences :
VHDL
Synthèse FPGA
Xilinx
Vérification RTL
Gestion De Projet
Entreprises
Elsys Design
- Ingénieur ASIC et FPGA
Cachan
2013 - maintenant
Consultant chez Thales Alenia Space - Toulouse
Prototypage d'une chaîne de traitement numérique du signal sur FPGA Xilinx
Elsys Design
- Ingénieur ASIC et FPGA
Cachan
2012 - 2013
Chef de projet - Forfait pour Thales Alenia Space - Toulouse
Développement d'un modulateur de fréquence (FPGA Xilinx)
Elsys Design
- Ingénieur ASIC et FPGA
Cachan
2011 - 2012
Consultant chez Thales Alenia Space - Toulouse
Développement d'un ASIC traitement du signal et prototypage FPGA
Thales Underwater Systems
- Consultant
Courbevoie
2010 - 2011
Texas Instruments
- Consultant
Villeneuve-Loubet
2007 - 2010
Formations
Université Nice Sophia Antipolis
Nice
2003 - 2007
Master TIM option Micro électronique
Réseau
Bruno LANDRE
Christophe PARMENTIER
Clarisse GINET
Gilles DUPONT
Jean-Jacques LANAO
Jean-Michel FILLOL
Marc SERAIDARIAN
Marion RUCIAK
Pascal BARIOULET
Xavier MONGABOURE
Annuaire des membres :
a
b
c
d
e
f
g
h
i
j
k
l
m
n
o
p
q
r
s
t
u
v
w
x
y
z