Diplômé en Ingénierie informatique de l'Institut Supérieur d'Informatique, de Modélisation et de leurs Applications (ISIMA), spécialité Microélectronique et Conception de Circuits Digitaux, je travaille depuis 2003 chez STMicroelectronics dans le service chargé de la modélisation Système (TLM) des Systèmes sur Puce (SoC).
Cette équipe est pionnière chez STMicroelectronics et dans l'industrie dans cette activité, et elle a été initiatrice et impliquée dans plusieurs standards industriels comme Accelera SystemC, TLM-1, TLM-2 and IP-XACT.
Dans le but d'accelerer la mise sur le marché des produits, j'ai participé à l'élaboration de nombreuses plateformes virtuelles de simulation C++/SystemC modélisées en TLM, permettant l'exploration d'architectures, la vérification fonctionnelle d'IP et de SoC, et le développement anticipé de software embarqué (eSW) et de micrologiciel (FW).
Au cours de cette période, j'ai acquis une forte expérience dans la modélisation et le test d'IP en TLM, ainsi que l'integration HW/SW de SoC digitaux au niveau Systeme (plateformes virtuelles).
Par ailleurs j'ai contribué à la réalisation d'outils d'instrumentation de modèles d'IP TLM dans le but d'améliorer le debug et de réaliser des analyses de performance sur des modèles et plate-formes virtuelles.
Ainsi, je possède de l' expérience et une culture forte dans la plupart des aspects de la Modélisation Système (SLD) ainsi qu'un savoir-faire intéressant dans la modélisation des systèmes sur puce avancé multiprocesseurs: spécification, modélisation, vérification, test/debug, simulation, analyse de performance et optimisation.
Enfin j'ai aussi contribué à la réalisation d'exercices de formation et à des sessions de formations pour la modélisation TLM au sein de STMicroelectronics, en France, en Italie (Milan), en Inde (New Delhi) et au Japon (Kyoto).
Mes compétences :
Programmation avancée C/C++
TLM
Perl / Shell
SystemC
Embedded Software
System Level Design