Mes compétences :
Logiciel embarqué
C
Electronique
FPGA
VHDL
Traitement d'images
Réseau
Programmation orientée objet
C++
Entreprises
LxL Systems
- Stagiaire ingénieur R&D
maintenant
Airbus Defence and Space
- Ingénieur logiciel embarqué
Blagnac 2017 - maintenant
ZODIAC POOL CARE EUROPE
- Ingénieur logiciel embarqué
2015 - maintenantIngénieur logiciel embarqué
Étude de la migration d'un microcontrôleur microchip vers stm32f / renesas
- diagnostique des besoins, étude des problèmes temps réels
- comparaison des architectures de deux microprocesseurs (Renesas vs STMicroelectronics stm32f)
- étude du gain en performance théorique apporté par cette solution
- support au développement électronique
- prototypage des couches basses sur carte d'évaluation stm32f0
Développement logiciel en C sur cible ARM cortex M0 - pic18f
- Développement du nouveau logiciel embarqué dans la carte alimentation sur stm32f0 (ARM cortex M0)
- Optimisation temps réel de la base de code
- Evolution du logiciel existant sur contrôleur microchip
- Assistance à la validation logiciel et au déploiement auprès des équipes françaises et américaines
TDM ingenierie
- Ingénieur bureau d'étude
2011 - maintenantIngénieur FPGA et System On Chip:
* Développement et implémentation de modules VHDL sur composants Xilinx Spartan6, Virtex5, Artix7 et Kintex7
* Conception de plateforme System On Chip basé sur processeur 32bits Microblaze, développement de contrôleurs et de modules associés sur AXI et PLB en VHDL
* Écriture de Firmwares (couches basses et applicatives) en C pour microprocesseurs PowerPC et Microblaze
* Développement d'applicatifs temps réel basés sur micro noyau FreeRTOS
* Écriture d'applications réseau en C++ / Qt
* Problématiques abordées au cours des projets:
+ Traitement vidéo temps réel (incrustation par transparence, serialisation deserialisation haute vitesse, zoom par interpolation,
+ Traitement numérique du signal (filtrage, traitement d'échantillons, asservissements)
+ Télécommunication (modulation-démodulation QAM, développement protocole applicatif sur FPGA, traitements de flux Ethernet, filtrage, commutation de paquets)
+ Participation au projet de la phase de conception à la phase de qualification de l'équipement embarqué
Vodéa
- Stagiaire ingénieur R&D
2011 - 2011Développement d'un encodeur d'image JPEG2000 embarqué sur cible FPGA Virtex II Pro + PowerPC 405
- Etude de performance du codec logiciel Kakadu (consommation mémoire, temps de compression)
- Portage du codec Kakadu en C++ vers langage C embarquable sur PowerPC
- Développement du design FPGA sous Xilinx Platform Studio (EDK 8.2) en VHDL
- Développement du logiciel couche basse entrées sorties en langage C