-
BULL SAS - Alten
- Ingénieur electronicien
2013 - maintenant
Développement et validation de cartes numériques pour des calculateurs haute performance(HPC).
Carte à base de chipset Intel Haswell, de DDR 4, d'infiniband, de BMC, de FPGA.
-
ECE/Zodiac - Alten
- Ingénieur électronicien, chef de carte
2011 - 2013
Chef de carte sur un équipement aéronautique pour l'Airbus A350XWB.
Équipement gérant la distribution électrique de la partie "Emergency".
Garant du respect des spécifications en amont (système):
-Écriture des spécifications de la carte (SES) sous Doors,
-Écriture de l'HCMR (gestion de configuration de la carte), de l'ATP (Procédure de test de la carte en sortie de fabrication),
-Revues techniques (Spécification PLD / Hardware, Dossier de définition, validation)
-Interface avec les équipes de développement/test/validation/client.
-Animation de l’équipe de développement (5 personnes : Développeurs FPGA, hardware et de validation).
Carte électronique DAL B à base de FPGA ACTEL ProsAsic, RS485, ARINC, DSI, DSO, VSI, ASI, EEPROM. Développement DO254.
Outils utilisés: Doors/Rectify/Designers/Synplify/word/Excel.
-
EADS ASTRIUM - Akka
- Ingénieur développement electronique
2009 - 2011
-Pour 3 satellites d'observations différents, responsable de cartes:
A partir d'une carte pré existante, modification hardware de l'interface externe (ajout d'un lien série haut débit (< 1GHz)).
Développement sur un ACTEL RT54SX72 d'un multiplexeur d'images (Spécification, développement VHDL/simulation post layout/analyse de timing (multi horloges, script PERL)). Validation de la carte. Suivis de développement d'un FPGA sur un autre projet.
-Pour un satellite de communication, développement d'un contrôleur d'alimentations à base de FPGA ACTEL 14100: Développement VHDL, simulation modelsim scriptées en Perl), validation sur carte.
-Développement d'un démonstrateur "répéteur 1553" (parties hardware et mécanique).
-
COFRAMI - ELSYS DESIGN
- Ingénieur développement electronique numérique
2005 - 2008
-Pour une application en aéronautique (A350XWB), participation au développement hardware d'une carte "ref design", calculateur embarqué: Développement de la partie "CAN/NVM" utilisant un microcontrôleur Freescale 5567, des bus CAN, une NVM, interfacé avec FPGA.
-Pour une application marine militaire, développement en VHDL sur FPGA Virtex Xilinx d'algorithme de traitement d'images (luminosité/contraste manuel et automatique), codage d'un driver DDR, utilisation des CORDIC, PLL, FIFO.
-Pour une application de communication militaire: Mise à jour d'une carte numérique. Traitement d'obsolescence, upgrade du FPGA.
-
CNRS SA
- Ingénieur d'étude en Electronique
2002 - 2005
Développement d'une carte calculateur à base de FPGA ACTEL RT54SX75 et de DSP 21020 (Développement hardware, FPGA en VHDL). Application spatial. Bus I2C, RS485, LVDS, SRAM, SDRAM, EEPROM.
Développement d'un banc de test à base de carte National instrument et d'une carte développée en interne à base de FPGA ACTEL Proasic (Développement hardware, FPGA en VHDL, et développement en C et IHM sous Visual C++).