-
Sopra Steria
- DGAC DTI - Ingénieur de développement logiciel et chef de projet adjoint
Paris
2016 - 2018
DGAC DTI - Chef de projet adjoint et ingénieur de développement logiciel
Sopra réalise au forfait le développement d’applications de supervision pour les centres régionaux de la navigation aérienne (CRNA). Ces applications permettent une surveillance continue des équipements en exploitation pour le contrôle du trafic aérien.
* Responsable de deux applications de supervision (chiffrage, planification, relation client, suivi, livraisons, …)
* Rédaction de la spécification des composants d’après les exigences fournit par la maitrise d’ouvrage
* Développement et tests unitaires sur simulateur
* Intégration sur équipement cible
* Maintenance en condition opérationnelle
Environnement : Progiciel Panorama Studio, C#, méthode agile Scrum, protocole MODBUS et SNMP, équipe ~20p
-
Sopra Steria
- INTEL - Ingénieur intégration logiciel temps réel
Paris
2014 - 2016
INTEL SAS - Ingénieur intégration logiciel temps réel sur le projet FDK (Firmware Development Kit)
Le FDK est un kit de développement logiciel dédié au firmware audio Intel. Il fournit un environnement de développement et de test pour l’intégration de modules (IP) sur le firmware audio (DSP) des plateformes mobiles Windows.
Embarqué au sein de l’équipe DSP depuis le démarrage du projet :
* Développement des modifications nécessaires sur le firmware pour créer une interface permettant l’intégration de librairies externes
* Développement d’un module audio d’exemple pour les tests d’intégration et de validation
* Intégration end to end sur plateforme Windows de 6ème et 7ème génération (Skylake, Kaby Lake, Cannonlake)
* Workshop avec les fournisseurs d’IP audio externe comme Realtek, Icepower, Conexant, Harman Kardon, Waves, et Sound Research
* Support client
* Analyse et correction des défauts détectés en validation
Environnement : Temps réel embarqué, DSP Tensilica, méthode agile Scrum, langage C++, plateforme Windows, intégration continue, Tortoise GIT, Tensilica Xplorer GUI
-
Sopra Steria
- AIRBUS EYYWAS - Ingénieur intégration logiciel temps réel et chef de projet
Paris
2010 - 2014
AIRBUS EYYWAS : Ingénieur d’intégration logiciel temps réel, puis chef de projet, sur le calculateur des commandes de vol électriques secondaires de l’A350
Sopra réalise au forfait le développement, l’intégration et la validation des quatre sous ensemble du logiciel système de la carte CPU du calculateur (environ 2000 j/h/an).
* Management de l’équipe Sopra de 5 à 12 personnes (planification des activités, gestion des ressources, suivi de l’avancement, conduite des réunions hebdomadaires, rapports d’activités, suivi de la rentabilité)
* Suivi de production client (réunion hebdomadaire, présentation mensuelle de l’avancement, émission des bons de livraison, facturation, chiffrage des activités)
* Responsable technique d’un sous ensemble logiciel du calculateur
* Validation des entrées client (spécification et conception) avant implémentation
* Développement et intégration logiciel sur banc
* Ecriture des tests systèmes (spécification) et unitaires (conception)
* Gestion des modifications à intégrer sur les standards (CCB)
Environnement : Temps réel embarqué, DSP Sharc 21160, DO178 DAL A, cycle en V, langage C et ASM, émulateur VDSP, analyseur logique HP, RTRT, protocole de communication AFDX/ARINC615A/TFTP, outils en Python et Javascript, gestion de configuration, Unix
-
Freescale
- Ingénieur développement et intégration logiciel temps réel
Toulouse
2005 - 2010
Département WMSG (Wireless and Mobile Solutions Group)
Plateforme de téléphonie mobile 3G pour Samsung
* Intégration système du modem (DSP): synchronisation des équipes (France, Inde, Roumanie, Etats-Unis) pour les livraisons de tous les sous ensemble logiciels, gestion de configuration, application des processus qualité, compilation, tests de non régression, livraison des binaires et des documentations
* Analyse des traces et triage des défauts modem reportés par les équipes de validation lors des tests de conformité ou IOT (interopérabilité)
* Développement et intégration de caractéristiques de la couche protocolaire L1 2G (GSM/GPRS/EDGE)
-
Motorola
- Ingénieur design digital et DFT
Gif sur Yvette
2002 - 2004
Département TWDC (Toulouse Wireless Design Center)
Projet ASIC baseband 3G
* Architecture et design d’un IP d’arbitrage d’accès à des périphériques partagés du baseband (carte mémoire, GPS, USB, …)
* Spécification des règles de design destinées à garantir un taux de testabilité structurelle minimum sur un composant hardware
* Diagnostic DFT des différents IPs du baseband et support technique pour la mise en œuvre des améliorations de la testabilité
* Architecture et design d’un circuit BIST (Built In Self Test) dédié aux tests structurels des mémoires embarquées, et support technique pour son intégration dans divers ASIC Motorola.