Menu

Sébastien O'FARRELL

SAINT-SAVIN

En résumé

Mes compétences :
Design For Test
Altera Quartus
C/C++ STL
JTAG
ModelSim
VHDL
TCL
Verilog
Labview
Xilinx ISE
Orcad Capture CIS

Entreprises

  • Temento Systems - Ingénieur de développement et de support technique

    2008 - maintenant Forte expérience en conception de banc de test de cartes électroniques à dominante numérique
    - Spécifier et intégrer des moyens de type lits à clous, fonctionnel en étuve
    - Spécifier et concevoir des cartes d’interface (schéma, choix des composants, test, intégration, ...)
    - Piloter la sous-traitance pour les phases de routage et fabrication des cartes d'interface
    - Développer des programmes de test JTAG avec l'outil interne DiaTem
    - Spécifier et concevoir des micro-testeurs embarqués en VHDL et C
    - Réaliser des formations auprès des clients
  • PSI Electronics - Ingénieur conception de circuits intégrés

    2007 - 2007 Développement d'application temps-réel autour du processeur LEON2
    - Intégration de drivers C et stack TCP/IP dans l'OS embarqué eCos
  • PSI Electronics - Stage de fin d'études

    2007 - 2007 Développement, vérification et validation d'une plateforme SoC autour du processeur LEON2
    - Design RTL de nouveaux périphériques interfacés avec le bus AMBA (GPIO, VGA controller, keyboard controller, Floating-Point Unit, ...)
    - Ecriture de tests unitaires en C pour valider l'intégration au niveau SoC
    - Développement d'applications temps-réels sous le noyau d'exploitation eCos

Formations

Réseau

Annuaire des membres :