Menu

Solène MOTRANI

PARIS

En résumé

Outil de simulation électrique : Athena
Simulation de circuits électroniques et routage : OrCAD (PSpice),
Simulation de systèmes de radiocommunication : ADS, Simulation des microsystèmes : Ansys,
Logiciel de conception ALTERA : Max+plus II 9.23, Instrumentation Virtuelle : Labview,
CAO : Cadence (Mentor),
Logiciel d’analyse de Testabilité de cartes : TESTWAY (diplôme),
Logiciel de développement, test et mise au point : CASCON Galaxy(diplôme),
Développement en langage JAVA et utilisation l’API JBits sous l’environnement Eclipse.
Connaissance des langages Assembleur (Motorola et Intel), Visual Basic, Langage C,

Mes compétences :
Intégration
Verification
Validation hardware / électronique numérique
Gestion de projet
Assurance qualité
DO254
DO178 B
ABD100
DO160

Entreprises

  • Labo IXL

    maintenant
  • Messier-Bugatti-Dowty, Velizy (78) - Ingénieur Assurance-Qualité équipement

    2015 - maintenant
  • Zodiac Aerotechnics (ex Intertechnique), Plaisir (78) - Ingenieur intégration

    2014 - 2015
  • Merck Millipore, Guyancourt (78) - Ingénieur vérification et validation Hardware

    2012 - 2014
  • GE Healthcare, Buc (78) - Ingénieur integration système

    2011 - 2012
  • Thales Avionics, Meudon-la-forêt (92) - Ingénieur Validation Formelle

    2010 - 2011
  • THALES Systèmes Aéroportés SA, Pessac (33) - Stagiaire Etude

    2003 - 2003 Spécifications de solutions permettant le test d’équipements selon la norme IEEE 1149.1, réalisation de l’application sur un ensemble de cartes du radar RBE2

    • Documentation sur le test de systèmes et sur les différents composants (ASP) utilisant la norme IEEE 1149 permettant le test de systèmes,
    • Remise à niveau sur le logiciel de test CASCON Galaxy de GOËPEL,
     Mise en œuvre des tests sur une carte à cœur en suivant des procédures,
     Test des cartes sur banc,
    • Application
     Etude des cartes à tester,
     Réalisation des schémas électriques des futurs déports hauts des cartes,
     Commande des composants,
     Réalisation du banc de test et des interfaces,
    • Création des programmes de test et réalisation des tests système,
    • Rédaction compte-rendu et soutenance,
    Résultat : Méthode qui a été par la suite implémentée directement sur les cartes.
  • SOLECTRON, Cestas (33) - Stagiaire Etude sur le JTAG

    2002 - 2002 Evaluation et mise en œuvre d’un logiciel de test, réalisation d’interfaces permettant le test de cartes à l’aide de celui-ci et Formation des ingénieurs à cette méthode de test.
    Outils : FABMASTER, CASCON Galaxy de GOËPEL.
    utilisation Norme IEEE 1149.1 (JTAG)
  • UNIVERSITY of TEESIDE (UK) - Stagiaire Etude

    2000 - 2000 Dans l'Innovation Center, Service Process Manufacturing Design.
    Conception d’une interface de puissance permettant la commande d’une machine vérifiant la qualité de pièces automobiles.

    • Etude des différentes configurations matérielles pour réaliser une interface satisfaisant le cahier des charges du client (meilleur rapport qualité/prix),
    • Sélection du circuit adapté, commande des composants et conception de la maquette du circuit,
    • Essais en mode opérationnel devant le client,
    • Compte-rendu et soutenance effectués en ANGLAIS.

    utilisation d'AUTOCAD

Formations

Réseau