Menu

Vincent ZENIER

MARCOUSSIS

En résumé

14 ans d'expériences dans le secteur Télécom, avec un background en conception électronique numérique et FPGA à très hauts débits.
Chef de Projet depuis 2001, j'évolue dans un contexte international (USA, Europe, Japon) et j'assure l'encadrement d'équipes projets pluridisciplinaires (Dév HW/SW/FPGA, intégration, validation, industrialisation). Je suis en charge de conduire les développements de nos solutions de tests dédiées à l'installation, la validation et la maintenance des infrastructures de transmissions sur fibres optiques, dans le respect des contraintes de coût, de délai et de qualité.

Mes compétences :
Architecture
Architecture système
ATM
Budget
Cycle en V
Electronique
Electronique numérique
Ethernet
FPGA
Gestion de projet
ISE
LAN
Layout
Management
Management d'équipes
Microsoft Project
Ms project
MS Project …
OrCAD
OTN
PADS
Planning
Qualité
SDH
SONET
Système Management
VHDL
WAN
Xilinx
Xilinx ISE

Entreprises

  • Nettest (Anritsu)

    maintenant
  • Zodiac Aerospace - Chef de projets Ariane 5

    Plaisir 2009 - maintenant
  • Anritsu Instruments SAS - Chef de Projets

    2002 - 2009 GESTION DE PROJETS (expérimenté):
    Développement de solutions de tests de transmission sur fibres optiques embarquées sur des plateformes de terrain Applications SDH/SONET/OTN/ATM/Ethernet/IP.
    Rédaction des spécifications fonctionnelles, architecture système et sous-ensembles.
    Estimation des tâches, planification et budget prévisionnel.
    Mise en place et pilotage des procédures de développement sur l'ensemble du cycle en V - Contexte ISO9001.
    Management d'équipes projets pluridisciplinaires (8p) de développement (Hardware, Software, FPGA, Mécanique, test), d'intégration et de validation.
    Mise en place et suivi de collaborations techniques avec les différents centres de R&D du groupe (USA, Japon, Danemark).
    Suivi d'avancement, suivi des coûts, délais, analyse des risques et objectifs qualité - Reporting à la direction R&D.
    Pilotage de l'industrialisation: rédaction et mise en oeuvre des procèdures de fabrication, documentation produit, conduite des tests de qualification (CEM, Mécaniques, Climatiques, Sécurité).

    VEILLE TECHNOLOGIQUE:
    - Les moyens: Salons professionels (SuperComm, ECOC, OFC/NFOEC, Forum Electronique & Mesure), suivi des relations fournisseurs/sous-traitants, séminaires techniques, formation continue, presse spécialisée.
    - Les objectifs: Améliorer les outils/process de développement et de fabrication pour optimiser les coûts et les performances, Identifier les technologies émergentes du secteur pour préparer/proposer les futurs produits.

    CONCEPTION FPGA / ELECTRONIQUE (expérimenté):
    Développement de fonctions de traitements numériques pour des applications de tests télécoms à très haut débits (jusqu'à 10Gb/s).
    Codage et synthèse VHDL - Simulation - Placement&Routage - Optimisation (timing / surface) - Debug et validation sur composant cible (Xilinx Virtex-E / VirtexII-pro / Virtex-4 / Spartan).
    Développement de cartes électroniques multi-couches(10). Interfaces optiques sur base transceivers(SFP, XFP) et transpondeurs (300pin MSA), SerDes, FPGA, synthèse d'horloge, gestion d'alimentation, interface CPCI, interface USB. Dossier de conception - Saisie de schémas - Prototypage et suivi des sous-traitants (placement/routage, fabrication des PCB, câblage) - Validation

    TELECOM & RESEAUX:
    - PDH/SDH/SONET/OTN/ATM (Expert): Architecture fonctionnelle, Interfaces physiques, Hiérarchie des signaux, Architectures réseaux, Procédures de tests et de validation, Mécanisme de protection automatique (APS), Fonctions OAM, Méthodologies d'évaluation des performances de transmission.
    - ETHERNET (Expert): 10/100/1000Base-T, 1000Base-X, 10GE LAN/WAN, adressage, commutation, STP, ARP, QoS niveau 2, VLAN (802.1p/q), VLAN Stacking (802.1ad), Evaluation des performances réseaux (RFC2544).
    - IP (Connaissances de base): Adressage IPV4/IPV6, Routage (BGP, OSPF, ISIS), QoS niveau 3, protocoles TCP, UDP, ICMP, IGMP.

    OUTILS:
    - Bureautique: MS Pack Office (Word, Excel, Powerpoint, Access).
    - Planification/Ressources: MS Project.
    - Gestion de versions: MS Visual SourceSafe, CVS.
    - Conception FPGA: Synplify Pro, Xilinx ISE, Chipscope Pro, ModelSim.
    - Conception HW: Orcad (Cadence), PADS Layout (Mentor Graphics).

    LANGAGES:
    - Expert: VHDL.
    - Connaissances de base: C, Programmation Orientée Objet, Java, C++.

    LANGUES:
    - Anglais courant, pratiqué quotidiennement dans un contexte professionnel depuis plus de 10 ans.
    - Allemand scolaire.
  • Optran Technologies / NetTest - Responsable de Développement Produit

    1998 - 2002 Développement de solutions de tests SDH/SONET/ATM intégrées sur des PC industriels.
    Intervention sur l'ensemble du cycle de vie des produits: Architecture/Développement/Intègration/Test/Industrialisation/Production/Support/Maintenance.
    Conception/Développement/Validation de FPGA et de cartes électroniques à très haut débit (1,5Mb/s -> 10Gb/s).
    Formation/Support technique des forces de vente et des clients finaux.
  • Optran Technologies - Ingénieur études / développements

    1995 - 1998 Développement de sous-ensembles fonctionnels pour des applications de tests de transmissions sur fibres optiques (PDH/SDH/ATM).
    Développements FPGA (Xilinx), codage des drivers bas niveau (langage C), dossier d'étude, intégration, tests et recette finale avec le client.

    Réalisations:
    - Développement de fonctionnalités STM4 pour la plateforme TMA (Analyseur PDH/SDH) développée dans le cadre d'un marché d'étude avec France Télécom.
    - Développement d'un analyseur de transmission ATM-PON à 622Mb/s dans le cadre d'un marché d'étude avec le CNET Lannion.
    - Développement d'un enregistreur de trafic IP à 155Mb/s (IP/AAL5/ATM/SDH) dans le cadre d'un marché d'étude avec le CNET Sophia-Antipolis.
    - Développement d'un embrouilleur/désembrouilleur ATM-PON sous la forme d'un bloc IP VHDL pour le compte de la société CS Télécom.

Formations

Réseau

Annuaire des membres :