-
STMicroelectronics
- Security Certification Program Manager
2013 - maintenant
-
ST-Ericsson
- SoC Project Manager
2011 - 2013
-
ST-Ericsson
- SoC Verification Project Leader
2008 - 2011
Chef de projet Verification d'un Système sur puce dédié aux smartphone/tablettes (3G/LTE) intégrant :
- Processeur (ARM Double Coeur, Bus, LPDDR, Périphériques)
- Multimedia (Processeur Audio, Video (Decodeur/Encodeur), Acquisition d'Image, Processeur Graphique 3D)
- Modem multimodes (LTE FDD/TDD, HSPA+, TD-SCDMA, EDGE)
Projet multi-sites > 20 personnes (France-Maroc-Finlande-UK)
-
STMicroelectronics
- SoC Verification Engineer
2006 - 2008
- Verification système de blocs complexes intégrés dans un système sur puce (Multimédia processeur + Modem): Processeur ARM Cortex-A9, processeur multimédia (Audio/Video/Acquisition d'image), Unité de gestion d'alimentation
- Verification plateforme intégrant les différents système sur Puce constituant une application plateforme mobile (Système sur puce processeur multimedia, Analogique, radio-fréquence)
- Projet Multi-sites (France-Maroc)
-
CEA/LETI
- Stage Fin d'étude
GRENOBLE
2005 - 2005
Correction du déphasage dans une chaîne de réception de type MC-CDMA. Conception d'opérateurs arithmétiques en VHDL puis implémentation sur FPGA Virtex-4 avec ISE. Développement qui s'inscrit dans le cadre du projet européen 4MORE (Système de communication mobile de 4eme Génération).
-
Raisonance
- Stagiaire
2004 - 2004
Développement d'outils de formation et de périphériques autour du kit XSmart(Emulateur générique de microcontrôleur 8 à 32 bits synthétisé à l'aide de FPGA virtex-II de Xilinx).