Menu

Benoit PINARD

Paris

En résumé

Pas de description

Entreprises

  • Safran - Ingénieur R&D électronique

    Paris 2015 - 2015 Carte de sérialisation implantée dans un mât optique pour les sous-marins d’attaque :
    - présence de signaux numériques rapides à 400 MHz
    - transmission sur lien coaxial à 3GHz
    - FPGA type cyclone V (ALTERA)
    - Pré-étude : architecture carte, bilan de surface, pré-implantation
    - Conception et développement : spécifications, conceptions/saisie de schéma, suivi de routage
    - Test en température
  • Safran - Ingénieur R&D électronique

    Paris 2012 - 2014 Projet MCU_NG+ (5 mois): actionneur électrique pour la génération des avions tout électrique :
    -Rédaction des spécifications système de contrôle d'actionneurs électromécaniques de type moteur brushless AC

    Projet Distribution primaire et secondaire pour le KC390 Embraer (2 ans)
    - Rédaction des spécifications d’une carte embarquée dans le futur KC390 Embraer
    -Conception des interfaces d’acquisition 115V et 28V avion et des interfaces DSI/DSO
  • Vi TECHNOLOGY - Ingénieur R&D Electronique

    Saint-Egrève 2011 - 2012 Etude architecture d’une carte ‘FrameGrabber’: carte à base de Virtex 6, PCIE, DDR3
    - Conception carte ‘concentrateur’: carte numérique à base de FPGA spartan 6 et DDR3
    - Carte à fortes contraintes de routage (signaux rapides)
  • THALES Avionics - Ingénieur R&D Electronique

    Courbevoie 2008 - 2010 Responsable carte avionnable IO-J projet CPIOM A350 (Airbus) :
    - Pré-étude
    bilans de consommation
    bilan thermique
    bilan de surface et pré-implantation
    - Conception et développement :
    Carte à base d’un Stratix 3 (Altera) et MPC5567 (Freescale)
    Etude de la fonction analogique audio
    Spécification d’un PLD (CIDS)
    Saisie de schéma et gestion de l’ensemble de la carte s
    Suivi de sous-traitant pour les phases de placement et de routage
    Suivi des tests foudres
    Test et vérification de l’ensemble des fonctions de la carte

    - Environnement technique : contraintes aéronautiques
    outil de CAO ATDM (environnement intégré THALES) : Cadence
    simulation analogique : pspice
    interfaces : DSI, DSO, ARINC 429, chaîne analogique
    spécificités et contraintes techniques aéronautique
    process Qualité appliqué à l’aéronautique (DO254)
    process de conception Hardware THALES
  • Sagem communication - Ingenieur R&D radiofréquence

    2007 - 2008 Chef de projet au service « émetteur télévision numérique » :
    - Réponse à un appel d’offre pour un amplificateur 150W DVB-SH (OFDM) : test de transistor de puissance à 2 GHz, proposition d’architecture et cotation,
    - Optimisation d’un amplificateur 180 W pour le DVB T/H : amélioration de la platitude du gain sur la bande 400-800 MHz, conception d’un ‘combiner’ large bande
    - Amélioration d’un pré-amplificateur DVB-T/H pour la nouvelle gamme
  • THALES communication - Ingénieur conception DSP

    Courbevoie 2006 - 2007 Implantation sur cible DSP (TMS320C6713) d’un générateur de fréquence balise GSM avec un modulateur GMSK sous l’environnement de développement ‘Code Composer’
  • ETSA - Ingenieur R&D radiofréquence

    MASSY 2002 - 2006 - Réalisation d’un tiroir de réception 8 voies (50-500 MHz) et d’un tiroir de calibration pour l’ONERA
    - Conception d’un tiroir de calibration 8 voies en bruit blanc et en CW
    - Projet militaire (DGA) en collaboration avec CS communication & Systèmes
    - Réalisation d’un système réception 4 voies en bande UMTS (2 GHz) (4 mois)
    - Spécification et réalisation d’un ensemble émetteur/récepteur en bande GSM/DCS Projet LUTECE (RNRT)
    - Réalisation d’un modulateur GMSK numérique sur cible FPGA ACEX 1K
    - Simulation et réalisation de Tapper (diviseur de puissance) 2,3,4 voies large bande 800-2500 MHz en ligne microstrip,

Formations

Annuaire des membres :