Menu

Eric GEAY

BEAUMENT EN VÉRON

En résumé

Mes compétences :
Electronique
Gestion de projet
CAO

Entreprises

  • Barphone

    maintenant
  • BARAT-CEIT - Responsable technique

    2014 - maintenant
  • CEIT - Diretceur Projets Groupe

    2010 - 2014 Directeur Projetsdu groupe CEIT .
    • Planification, suivi, affectation des ressources pour les projets du groupe CEIT reporting au comité directeur.
    • Suivi des Couts, Délai, Qualité au sein de l'équipe manager projets.
    • Pilotage technique de projets tel que New Jersey Transit (Etat de New York USA), Agence Métropolitaine de Transports (Montréal)
    • Réalisation de documents technique pour réponse à appel d’offre.
    • Calcul et réalisation des documents pour la Fiabilité, Analyse des Modes de Défaillances, de leurs Effets et de leur Criticité.
  • CEIT - Directeur des études électroniques groupe CEIT

    2004 - 2010 Directeur des études électroniques du groupe CEIT composé notament d'une service études électroniques en France et d'une filiale au Québec.
    • Planification, suivi, affectation des ressources pour les projets électroniques et reporting au comité directeur.
    • Pilotage technique de projets tel que New Jersey Transit (Etat de New York USA), Agence Métropolitaine de Transports (Montréal)
    • Rédaction et mise en place du processus « Concevoir et Développer » dans le cadre de la certification ISO 9001:2000.
    • Choix des investissements du service Etudes Electroniques.
    • Réalisation de documents technique pour réponse à appel d’offre.
    • Calcul et réalisation des documents pour la Fiabilité, Analyse des Modes de Défaillances, de leurs Effets et de leur Criticité.
  • APSIDE - Chef de projet Hardware - Prestataire de service chez THALES-AVIONICS - Vendôme

    Boulogne-Billancourt 2002 - 2004 • Conception de la carte traitement de l’indicateur d’incidence en adéquation avec les normes THALES et aéronautiques.
    • Pilotage d’une équipe de 3 personnes pour la modification de code EPLD sur les instruments de bords 3 et 4 ATI, la mise en oeuvre des moyens de tests et l’intégration système des produits.
    • Coordination avec les équipes logicielle et poste de commande.
  • Lucent Technologies - Ingénieur Développement

    1986 - 2002 FPGA (composants programmables)
    • Réalisation d'un sérialisateur - désérialisateur d'un lien haut-débit 51.84Mhz (SONET STS-1) en VHDL avec implantation dans un FPGA Xilinx XCV300E dans le cadre du projet HSU/DACS II.

    Traitement de signal
    • Implantation sur processeur de traitement de signal (ADSP2186 et ADSP2105 d'Analog Devices)
    ---de générateurs ICLID et refonte totale du dialogue entre le processeur de traitement de signal et le microprocesseur de la carte CPU.
    ---d'un modem V23 en mode serveur, d'algorithmes de détection, de génération de codes DTMF et tonalité, de gestion de conférence.
    • Adaptation et amélioration des algorithmes DSP du PABX pour différents pays européens.
    • Choix d’un nouveau processeur de traitement de signal pour remplacer l’ADSP2105 lors du développement d’une nouvelle carte CPU permettant l’augmentation du nombre de récepteurs DTMF.

    Conception hardware
    • Maintenance du système DACS II (Obsolescence composants, analyse défaillance clients).
    • Spécifications d'un lien inter carte à 155MHz basé sur la norme SDH et d'un fond de panier pour le projet JCEF.
    • Responsable technique de l'intégration matériel pour un système téléphonique.
    • Interface ligne réseau téléphonique public pour PABX et carte vocale pour PC.

Formations

Réseau

Annuaire des membres :