-
Honeywell
- Ingénieur Test & Validation CPL Smart Metering
Thaon Les Vosges
2016 - maintenant
Ingénieur Test et Validation CPL Compteur LINKY: Coordination, Test et validation, Standardisation
Courant Porteur en Ligne (G3-PLC) Pour le compteur d’électricité LINKY.
- Coordination de l’activité test CPL du compteur intelligent LINKY (Interface avec les équipes FW, HW et fournisseur TI pour suivi d’évolution du produit).
- Etudes et suivi d’évolution du standard G3-PLC (PHY/MAC) au sein de l’alliance G3-PLC.
- Spécification, cahier de charge et mise en place d’un banc de test (Grid testing et aging).
- Spécification, Développement et modification de scripts de test (Python, C#).
- Certification G3-PLC du compteur LINKY.
- Formation interne et à des clients sur le fonctionnement du compteur LINKY.
-
Mstar Semiconductor
- Ingénieur Traitement de Signal
Issy-les-Moulineaux
2005 - 2014
Recherche algorithmique, spécification, développement, intégration, validation
TD-SCDMA
- Etude et spécification des interfaces entre les blocks BRP (Bit-Rate Processing) et CRP (Chip-Rate Processing) (Tx et Rx).
- Définition et développement de tests unitaires pour les boucles de contrôle (RSSI, AGC, AFC …), tests unitaires sur LLS (Link Level Simulator), sur plateforme FPGA puis sur test-chip.
- Support à l’équipe ASIC pour le design du BRP Tx, génération des vecteurs de test nécessaires pour valider le design.
- Développement du modèle C de blocks faisant parti du DL CRP, spécification puis génération de vecteurs de tests pour validation avec l’équipe ASIC.
- Validation du BRP Tx et du DL CRP sur plateforme FPGA puis sur test-chip.
W-CDMA
- Etude de faisabilité et de performance de récepteurs avancés HSDPA.
- Implémentation d’un égaliseur adaptatif niveau chip pour HSDPA classe 7.2 Mbps.
- HS-DPCCH encoder, Detector (QPSK/16-QAM detector, LLR mapping …):
Etudes, simulations et choix d’algorithmes.
Spécification algorithmique.
Modèle en virgule flottante et intégration sur une chaine de simulation Matlab.
Modèle C en virgule fixe.
Courant Porteur en Ligne (HomePlug AV2)
- Etudes de la norme HomePlug AV2.
- Développement d’une chaine Matlab de référence (chaîne normative pour la norme HomePlug AV2): un projet entre plusieurs industriels participants dans les groupes de standardisation de la norme (Qualcomm, Marvell...).
-
WAVECOM (SIERRA Wireless) / Ecole Nationale Supérieur des Télécommunications (ENST – Paris Dept. COM
- Ingénieur de recherche en traitement du signal (Thésard CIFRE)
2001 - 2005
OFDM: «Réduction d’interférences pour les terminaux radio-mobiles: Application à un système OFDM»
- Implémentation d’une chaîne de transmission OFDM pour un environnement multicellulaire.
- Etude et implémentation d’algorithmes de réduction d’interférences.
- Etude et proposition d’un algorithme itératif de réduction d’interférences.
- Etude, implémentation et comparaison de performances et de complexités de quelques algorithmes de détection ML (Sphere Decoding, Branch & Bound, Semi-definite Programming).