Menu

Jérôme ASTIER

Paris

En résumé

Après 3 années de classe préparatoire aux grandes écoles j'ai intégré l'ENSSAT. J'ai la chance d'avoir pu faire un stage au sein d'un des laboratoires de mon école (R2D2) durant lequel j'ai pu me former sur la plupart des logiciels de developpement en VHDL et sur l'implémentation sur FPGA Xilinx ou Altera et un stage de fin d'étude dans le même environnement em permettant d'approfondir mes connaissances des FPGA, notamment Xilinx.

Mes compétences :
Linux
Scilab
ModelSim
Xilinx
Traitement du Signal
MATLAB
VHDL
Télécommunications

Entreprises

  • Alcatel-Lucent - Ingénieur développement FPGA

    Paris 2010 - maintenant Développement d'une nouvelle version des systèmes de station de base GSM (BSC)
  • CLEODE - Stagiaire

    2007 - 2007 Stage de fin d'études d'ingénieur 5 mois d'Avril à Aout inclu.

    Sujet : Démodulateur DQPSK à 40Gb/s sur FPGA Xilinx

    Après une bibliographie complète j'ai réalisé une pré-étude sur un démodulateur DQPSK 40Gbits/s enfoui dans des FPGA. J'ai réalisé le codage et l'optimisation des différents opérateurs puis l'implémentation d'une première version de l'unité de traitement qui nous a permis de faire un premier chiffrage pour le système final et de présenter le travail au client final.
  • Tietronix Optics - Ingénieur Hard & SOft

    2007 - 2007 Tietronix Optics, fondée par Jean-Loup Chrétien, est une société de R&D qui travaille sur les solutions de filtrage anti-éblouissement. J'interviens en tant qu'ingénieur de développement électronique sur la partie codage FPGA ainsi que sur la conception des cartes prototypes et industrielles
  • IRISA-CAIRN - Ingénieur d'études

    2007 - 2010 Je travaille sur des projets diverses tels que un réseau de capteurs sans-fil (développement d'un protocole réseau sur toute les couches), du design VHDL pour des projets (thèses) sur les systèmes de cryptographie et le développement d'outils de synthèse et implémentation de FPGA en développement au sein des laboratoire.

    J'encadre également des stagiaires.
  • R2D2 - Stagiaire

    2006 - 2006 Stage de 3 mois non obligatoire suivi de 6 mois en alternance

    Sujet : Mesure et caractérisation de la gigue au sein de différents design implémentés sur FPGA Xilinx

    Après avoir monté un banc de test de la gigue, nous avons développé une architecture enfouie de détection et de caractérisation de la gigue avec une précision de 25ps.
  • Astier Electronique - Stagiaire

    2004 - 2004 Stage de 2 mois non obligatoire

    Sujet : Développement et prototypage d'un systeme de pompage d'eau à grand rendement (moteur sans balai).

    Ce stage m'a permis d'aquérir de fortes bases en logique combinatoire et en électronique analogique ainsi que dans l'utilisation des champs électromagnétiques (détecteurs de présence). Ce stage a été effectué en collaboration avec un élève de l'INSA de Strasbourg.

Formations

Réseau

Annuaire des membres :