Docteur en Electronique et Télécommunications - Actuellement ATER à l'INSA de Rennes
CURSUS
2015-2016 : Attaché Temporaire d'Enseignements et de Recherches (ATER) à l'INSA de Rennes, au département Systèmes et Réseaux de communication (SRC). ATER complet de 192h.
2012-2015 : Doctorat en électronique et télécommunications à l’Institut d’Electronique et Télécommunications de Rennes (IETR)
2011-2012 : Master 2 E.T option Conception et Technologies des Systèmes (CTS) à l’Université de Rennes 1
2010-2011 : Master 1 S.T.S spécialité Electronique et Télécommunications à l’Université de Rennes 1
2009-2010 : Licence Electronique et Télécommunication à l’Université de Rennes 1
2007-2009 : Diplôme Universitaire et Technologies (DUT) option Génie Electrique et Informatique Industrielle (GEII) à Rennes
2007 : Baccalauréat Général série scientifique à Rennes
Domaines de compétences
Electronique :
-Numérique : Conception de systèmes numériques, systèmes embarqués (processeurs, microcontrôleurs et circuits dédiés), applications temps réel, protocoles de communications
-Analogique : conception circuits mixtes et HF.
-CAO : Méthodologie et flot de conception, prototypage, tests et instrumentations.
Traitement du signal, Télécommunications, traitement de l’information
Informatique :
-Langages de programmation: C/ C++, Assembleur, SystemC,VHDL/Verilog
-Outils de conception Quartus II, Xilinx ise, Modelsim, Isim
Matlab, Simulink, System Generator
-Systèmes : Windows, Linux
Communication :
-Communication en milieu professionnel
-Enseignements : Moniteur 64h/an pendant 3 ans à l’INSA de Rennes, Encadrement de stage
-Recherches : Articles, conférences, posters
Expériences professionnelles
-Avril 2013 à Avril 2015 : Travaux de recherches en collaboration avec Orange Labs (Contrat de recherches externes), portant sur l’estimation et la modélisation de la consommation énergétique de systèmes de télécommunications sur cible FPGA. Standards LTE et WiMAX.
-Mars 2012 à Septembre 2012 : Stage de fin d'étude de MASTER 2 à l'Institut d’Electronique et Télécommunications de Rennes (IETR) intitulé : Contribution à l'implémentation matérielle d'une chaîne MIMO-OFDM sur FPGA.
-2009 : Stage de fin d'études de DUT d'une durée de 10 semaines dans l'entreprise MINELEC à ACIGNE. Réalisation et conception de bancs de tests pour machines agricoles.
-Étés 2008/09/10/11 : Auxiliaire expérimentation pour travaux de pollinisation PIONEER GENETIQUE à PACE
(3,4 semaines; travail autonome/équipe; 50/60h par sem.)
Projets
2012 : Pilotage d'une caméra par écran tactile à l'aide d'un FPGA - Cyclone II - et d'un processeur embarqué NIOS II.
2011 : Gestion d'écran tactile à l'aide d'un FPGA - Cyclone II - Plateforme Terasic DE2-70.
2010 : Réalisation d'une ‘station météo’ à base de microcontrôleur PIC.
2008 : Réalisation d'un robot suiveur de lignes, piloté par FPGA. Conception/réalisation de cartes, mesures et tests, travail en groupe, gestion de projets, respect de cahier des charges, compte-rendu et rapports, travaux pratiques en salle blanche.
Langues
Anglais : lu, écrit, parlé
Espagnol : notions
Mes compétences :
Systèmes embarqués
Conception
ModelSim
C
Xilinx
C++
VHDL
Verilog