Menu

Khaled CHALLAL

Paris

En résumé

Ingénieur Système Test et Validation

Ouvert aux opportunités à l'étranger


Mes compétences :
Verilog
VHDL
TCP/IP
Perl Programming
3G Networks
U-TEST RT
Transistors
Spectre Software
Matlab/Simulink
LabVIEW
Spice
FPGA
DSpace
DOORS
ControlDESK
Cadence Software
C Programming Language
Assembler
Advanced RISC Machine (ARM)
CAN
INCA
Remote Terminal Unit
CANalyser

Entreprises

  • Akka Technologies - Ingénieur Intégration et Validation Système BCS A350 XWB chez Messier-Bugatti-Dowty SAFRAN

    Paris 2013 - maintenant Projet : Intégration/Validation système de la fonction freinage des logiciels de contrôle commande du train d'atterrissage de l'A350 (A350 Landing gear System Braking Control System)

    L’objectif est de vérifier les différentes fonctionnalités et la conformité des logiciels de contrôle commande en cours de développement, par rapport aux spécifications émises par
    le Métier (Avionique, Système) et de réaliser l'intégration des environnements de tests

    Activités et responsabilités :
    Responsable d’une équipe de six ingénieurs :
    Définition de la stratégie V&V, Mise en place de procédure de validation, tableau d’avancement, répartition des tâches, appui et pilotage technique, formation au BCS
    Réalisation du programme de test
    Réalisation du Test report (Rapport de validation)
    Réalisation de la coverage Matrix
    Responsable de la traçabilité des exigences système en face des tests (Définition des test case conforme aux exigences)
    Revue de stratégie avec Airbus sur le taux de couverture des tests systèmes
    Intégration soft (Baie de test et STD)
    Développement DXL d’outils appliqué à DOORS

    1/ Validation fonctionnelles des systèmes de contrôle commande :

    A chaque livraison d'un Système de contrôle commande, la première étape est la validation des différentes fonctions dans un environnement simulé:
    Définition et rédaction des programmes de tests :
    * Analyser les spécifications à tester
    * Élaborer des scénarios et des plans de tests en face des fiches de faits techniques (FFT)
    * Rédiger les procédures d'essais
    Réalisation des contrôles, tests et essais :
    * intégrer l'environnement nécessaire à la réalisation des essais
    * Procéder aux tests des logiciels sur les bancs d'essais
    Analyse et compte-rendu des tests :
    * Interpréter les résultats et analyser les écarts obtenus par rapport aux spécifications
    * Rédiger un rapport de bilan des tests et essais effectués
    * Rédiger les Demande d'ouverture de faits techniques (FFT avionique et système)
    * Mettre à jour le Plan de Validation Fonctionnel
    * Archiver les rapports et enregistrements d'essais

    L’étape suivante, l'intégration se fait avec les calculateurs réels et procède des mêmes étapes que précédemment dans un process plus formalisé.

    2/ Activité de supports:

    Développement de routine d'automatisation pour améliorer les process
    Support technique lors des tests d'intégration du logiciel dans les calculateurs

    Bilan projet:
    Passage jalon First Flight de l’Airbus A350
    Passage jalon Certification avec le soft S3A2 permettant les vols d’essais de l’Airbus A350 Qatar airways
    Passage jalon du soft S3B permettant la mise en service de l’Airbus A350

    Environnement technique :
    DOORS, U-TEST RT, SCADE, Baie de simulation, System spécification AVCS, SSS et le cycle V&V, Gestion et configuration de base avion (AC-ICD etc.), SVN tool, Redmine, CPIOM, RBCU, AFDX, Arinc 429, Flight warning system (FWS), BITE (gestion des pannes), ADIRU…
  • Assystem - Ingénieur APOA chez GRT-gaz

    Courbevoie 2012 - 2013 Projet : Rénovation des installations des systèmes de «télétransmission acquisition et traitement des données de comptage » » au sein de GRT-gaz

    Descriptif du projet
    Réalisations :
    Appui pilotage opérationnel avec le chef de projet sur ses missions (relation MOA, relation fournisseur, rédaction et suivi des DEM …)
    Rédaction des spécifications, des recettes en laboratoire et sites
    Référent technique RTU, ECV, Pilotage technique fournisseur
    Réalisation des tests, laboratoire et terrain, de qualification des RTU (contrôler la conformité des équipements aux spécifications, câblage platine)
    Assurer le suivi du MCO sur le projet
    Réalisation des tests d’intégration terrain avec les différents systèmes faisant appel aux RTU dans la chaine de comptage, appui technique sur le projet SCALA
    Assurer les vérifications de non régression après chaque livraison de nouvelle version
    CDC évolutions/corrections du Simulateur FST
    Réalisation de la grille d'évaluations fournisseurs DIAPASON
    Examen des réponses fournisseurs DIAPASON
    Mise à jour des documentations (REX, matériels et logiciels associés)

    Environnement technique :
    RTU / télétransmission, Réseaux de communication (Modbus, Ethernet-TCP/IP, …), chromatographe, ECV
  • Assystem - Ingénieur Electronique système embarquée chez PSA Peugeot Citroën

    Courbevoie 2011 - 2012 Projet : Validation (hardware, software, électrique) des différents calculateurs présents sous capot ; Validation SIL/HIL

    Réalisations :
    Conception hardware carte électronique pression maître cylindre
    Détection des différentes anomalies présentes au niveau de l’AEE lorsque les différents organes communiquent entre eux via le bus CAN et LIN
    Réalisation de bibliothèque de test
    Validation inter-organe sous capot (AEE)
    Vérification sur simulateur IHM
    Télécodage et implémentation soft sur calculateur
    Validation SIL
    Validation du contrôle moteur sur HIL et Véhicule
    Mise au point de la pré-calibration de la fonction
    Remontée des défauts aux responsables de fonction
    Suivi des points ouverts
    Documentation des résultats des travaux

    Environnement technique :
    Bus CAN et LIN, calculateur (CMM, BSI FSE…), capteur
    Matlab/simulink
    Outils de validation PSA (IHM) : SEVE, VECTOR CANalyser, Diagalyser, INCA, ControlDESK, Banc de tests HIL ETAS et dSPACE
    Tests: Instrumentation et outils de diagnostic
  • ALTIS Semiconductor - Stagiaire Ingénieur Design IP libraries

    2010 - 2010 Projet : Automatisation du développement et vérification d’une bibliothèque de cellules logiques standard starlib_reg_1v5 c11n

    Réalisations :
    Caractérisation des semi-conducteurs (transistor NPN, PNP)
    Réalisation de schéma électronique
    Synthèse logique à des fins d’analyse timing, et validation de design avec les librairies des technologies ciblées
    Bench de simulation des bibliothèques (Simulation Spice, Spectre)
    Automatisation de la génération des tables de Performance et de Consommation
    Qualification des vues physiques (GDS2, CDB, LEF, DEF)
    Qualification des vues comportementales (Verilog, VHDL, CDL, Spice)
    Réalisation d’un data book
    Bilan :

    Mise en place d’un outil permettant la caractérisation rapide des cellules en fonction des conditions d’utilisation et automatisation de la table des performances et de consommation

    Possibilité d’évaluer très rapidement les performances d’un bloc sous différentes contraintes
    Suppression du coût associé au développement des bibliothèques de cellules

    Environnement technique :
    Outil de simulation électronique : Spice, Spectre
    Langage de programmation : Perl

Formations

Réseau

Annuaire des membres :