LR Technologies
- Ingénieur électronique numérique
Versailles2017 - maintenantEn mission chez SCLE
Spécification et validation de la logique programmable sur Zynq (SOC Xilinx)
Elsys Design
- Ingénieur électronique numérique
Cachan2016 - 2017En mission chez Areva Expansion
Elsys-Design
- Ingénieur électronique numérique
PARIS 152015 - 2016En mission chez Thales Alenia Space, Toulouse
Codage VHDL pour un ASIC
Modélisation comportementale en PERL pour la validation par simulation
Portage d'un FPGA Actel vers FPGA Atmel
Elsys-Design
- Ingénieur électronique numérique
PARIS 152013 - 2015En mission chez AREVA-ELTA, Blagnac(31)
Codage VHDL pour FPGAs dans le domaine des transports et du nucléaire civil
Création d’environnement de test pour simulation
Traitement des résultats et automatisation des tests via Python
Elsys-Design
- Ingénieur électronique numérique
PARIS 152011 - 2012en mission pour Thales Alenia Space, Toulouse
Design VHDL sous HDL-Designer pour cible FPGA Xilinx
Simulation Questasim
Modélisation comportementale PERL