Menu

Olivier MILOU

Villeneuve-Loubet

En résumé

Mes compétences :
Microélectronique

Entreprises

  • Texas Instruments - IC designer, expert en analyse de timing

    Villeneuve-Loubet 2010 - maintenant
  • Texas Instruments - Ingénieur en conception de circuits intégrés specialisé en analyse de timing

    Villeneuve-Loubet 2005 - 2009 Static Timing Analysis et Timing Closure de SoC wireless de plusieurs millions de transistors (technologie 65 nm).
    Responsable des modes fonctionnels, du BIST et du JTAG : déclaration des horloges, écriture des contraintes, génération de SDC pour le flot Magma, timing closure, régressions STA, maintenance de l’environnement de travail et du flot.
    Participation à la définition des stratégies de timing closure, de CTS et de régressions STA.
  • EASII-IC - Ingénieur electronique digitale

    2005 - 2011
  • SOISIC - ASIC development Manager

    2002 - 2005 Management de l’équipe du site de Paris (jusqu’à 9 personnes) : planning, suivi de projet, gestion des ressources, interface avec les équipes des autres sites et avec les intervenants extérieurs (mise en boîtier et test des circuits).
    Responsable des développements numériques.
    Gestion de projets pour des test-chips en technologies SOI avancées (130 nm et 90 nm) comprenant des IP numériques, analogiques et RF.
    Mise en place du flot de conception des ASICs adapté au SOI (Silicon On Insulator) : flot Magma et flot Cadence.
    Développement de test chip : spécifications, codage RTL, synthèse, synthèse physique, STA.
    Rôle d’expert numérique auprès de toutes les équipes de Soisic.
    Validation et mise au point de bibliothèques SOI numériques.
    Développement de blocs numériques (modem 802.11b, ALU, AES) servant de benchmark pour les bibliothèques.
  • NEWLOGIC - Ingénieur en conception de circuits intégrés

    1999 - 2002 Conception de blocs d’IP pour circuits Bluetooth et WLAN basés sur des cœurs ARM.
    Description en VHDL, synthèse, insertion du test, simulation et analyse statique de timing.
    Validation et mise au point des blocs sur FPGA (Xilinx et Altera) en collaboration avec les ingénieurs software et les ingénieurs système.
    Support clients.
  • VLSI Technology - Ingénieur en conception de circuits intégrés

    Buc 1997 - 1999 Conception de blocs pour des circuits DECT.
    Responsable de la conception en vue du test au sein du groupe DECT.

Formations

Réseau

Annuaire des membres :