Menu

David BAILLEUL

Plaisir

En résumé

Ingénieur électronicien, je m'intéresse plus particulièrement à la conception de cartes en électronique numérique et analogique petit signal.
J'interviens dans différents domaines de l'électronique embarquée, Automobile, Aéronatique et Défense, tant au niveau de la conception de cartes qu'au niveau de la conception de composants programmables type FPGA.

Mes compétences :
Aéronautique
AMDEC
Arbre de Défaillance
Automobile
Banc de test
Cycle en V
Design
DFMEA
DO-254
Do254
Electronique
Electronique numérique
Électronique numérique analogique
Fiabilité
Test

Entreprises

  • Zodiac Aerospace - Chef de projet

    Plaisir 2011 - maintenant
  • GEENSYS - Ingénieur bureau d'étude

    2010 - 2011 Pour le compte de ZODIAC AEROPSPACE
    - Implémentation banc de test VHDL pour vérification d’un FPGA
    - Revue documentaires et rédaction documents de conceptions, implémentation des HPR pour un FPGA existant (norme DO254)
    - Développement FPGA suivant process DO254
  • GEENSYS - Consultant pour SAGEM DEFENSE SECURITE

    2009 - 2010 Etude de faisabilité acquisition resolver
    Dans une optique de réduction des coûts BOM, étude de la numérisation des signaux resolver via un convertisseur sigma-delta, influence température / bruit, meilleure précision atteignable.

    Rédaction des spécifications de besoins des cartes électroniques d’un viseur terrestre
    - Carte d’acquisition
    - Carte d’isolation
    - Carte d’interface
    - Reprise et mise en place des évolutions d’une spécification carte microcontrôleur
    - Reprise et mise en place des évolutions d’une spécification FPGA

    Développement carte d’acquisition, avec fortes contraintes de précision pour une gamme de température étendue
    - Choix de l’architecture électronique
    - Rédaction des notes de justification
    - Mise au point, validation
    - Intégration système
  • GEENSYS - Consultant pour JOHNSON CONTROLS

    2007 - 2009 RFI: écrans tactiles
    RFQ: écrans automobiles
    - propositions architectures
    - documentation des différentes solutions
    - établissement des BOMs pour chiffrage

    Développement de deux afficheurs pour PSA, écrans LCD et TFT
    - Définition et justification du design électronique
    - Saisie des schémas / suivi du routage
    - Spécification des interfaces Hardware Software
    - Calcul des données d’entrée pour étude de fiabilité, suivi de la sous-traitance de calcul des taux de panne
    - Réalisation des AMDECs et arbres de défaillance
    - Rédaction plans de tests unitaires
    - Réalisation des tests environnementaux, environnement électrique, CEM mutisme et susceptibilité, température
    - Support à la spécification d’industrialisation
  • PACIFIC SCIENTIFIC ARTUS (Angers - 49) - Hardware designer

    2005 - 2007 Responsable carte « commande/sécurité et interface avion » de l’EBC – Démonstrateur de frein électrique pour l’A340-600

    Développement carte « commande/sécurité interface avion » pour EBC, démonstrateur frein électrique pour l’A340-600
    - Rédaction des documents de conception et de validation/vérification (norme DO254)
    - Conception et saisie des schémas sous OrcAD
    - Mise au point des bancs de test, niveau carte et niveau système (suite dSPACE / MATLAB / ControlDesk)
    - Réalisation des tests niveau carte et équipement

    Gestion et suivi du développement en sous-traitance d'un FPGA
    - Rédaction de la spécification
    - Revues documentaires des plans documents de conception, plans de test et rapport de test

Formations

  • Universität Dortmund (Dortmund)

    Dortmund 2003 - 2004 Electronique numérique, robotique, et microélectronique.
  • Institut Supérieur D'Electronique Et Du Numérique

    Lille 1999 - 2004 Electronique analogique et numérique, radiocommunication, initiation électronique de puissance

Réseau

Annuaire des membres :