D'un profile en traitement numérique du signal et système de communications, j'ai développé un savoir-faire tant technique que collaboratif et humain au cours de mes 11 années inexpérience au sein de l'industrie semi-conducteur.
Entreprises
Freescale Semiconductor
- Ingénieur conception circuit numérique et architecture pour capteurs inertiels
Toulouse2009 - maintenantAu sein de l'équipe des capteurs inertiels mon rôle est le
- développements de modèles Matlab pour les gyroscope.
- participe à la conception et modélise les différentes boucles de contrôles (boucle pilote, de mesure, de correction de quadrature etc...)
- conception et implémentation du circuit numérique dans les accéléromètres et gyroscopes.
Freescale Semiconductor
- Ingénieur système et application RF de puissance
Toulouse2007 - 2009Aux sein de l'équipe RFD (Radio Product Division) qui réalise les transistors de puissance RF pour les stations de base du réseaux mobile, mon poste en tant qu'ingénieur système et application sont les suivant:
- Encadrement et gestion du projet collaboratif européen OPERA-Net.
- Développement et implémentation d'algorithmes de pré-distortion numérique, de réduction de facteur de crête pour les signaux 3G, LTE et multi-porteuses GSM.
- Conceptions d'amplificateurs de puissance commutés à base de modulateurs sigma-delta.
Publications:
"A 210 W LDMOS RF power transistor for 2.2 GHz cellular applications with enabling features for LTE base stations", INMMIC 2008.
Dépôt de brevet:
"PLL System and Method for Controlling a Gain of a VCO Circuit"
Freescale semiconductor
- Ingénieur conception système radio et numérique
Toulouse2004 - 2007Dans le cadre du développement des circuits de réception de la télévision numérique terrestre et portable (DVB-T/H), mes réalisations sont:
- Membre actif du comité MBRAI (Specifications for Mobile and Portable DVB-T/H Radio Access)
- Rédaction de la spécification système du 1er récepteur DVB-H
- Implémentation du circuit numérique (contrôle radio, AGC numérique etc...)
Publication:
“A direct conversion receiver for DVB-H”, P. Antoine et al, ISSCC 2005.
Dépôt de brevets:
- "Method for noise reduction in a phase locked loop and device having noise reduction capabilities"
- "Integrated circuit comprising frequency generation circuitry for controlling a frequency source"
Motorola Semiconductor
- Ingénieur conception numérique pour la synthèse de fréquence
Gif sur Yvette 2001 - 2004Dans le cadre du développement de circuits intégrés pour la synthèse de fréquence implémenté dans la première plateforme 3G des terminaux Motorola, mes réalisations sont:
- la conception du modulateur sigma-delta pour la synthèse de fréquence fractionnaire
- l'implémentation du circuit numérique complet du codage RTL à la génération de du layout (GDS2)
Dépôt de brevet:
"Arrangement, phase locked loop and method for noise shaping in a phase-locked loop"
Publication:
"A 18mW Triple 2GHz CMOS PLL for 3G Mobile Systems with -113dBc/Hz GSM in-band Phase Noise and Dual-Port GMSK Modulation", RFIC Symposium 2003.
Dans le cadre de la conformance de nos systèmes d'amplificateur des terminaux GSM, mes réalisations sont les suivantes:
- analyses système (modèle Matlab) du comportement des amplificateur RF 2W pour le GSM.
- participation à la conception du contrôle de l'amplificateur RF
Dépôt de brevet:
"Loop gain equalizer for RF power amplifier"
Sony Semiconductor
- Stagiaire de Master
2000 - 2000Analyse et conception de modulateurs sigma-delta pour la synthèse de fréquence à base de boucle à verrouillage de phase fractionnaire (PLL) pour des circuits Bluetooth.
Formations
University Of Bristol (Bristol)
Bristol1999 - 2000Master of Science in Communication Systems and Signal Processing
Nottingham Trent University (Nottingham)
Nottingham1998 - 1999Radio and Satellites Communication