Menu

Jean-Marc BARRILLON

Blagnac

En résumé

Pas de description

Entreprises

  • EADS ASTRIUM - Responsable ligne de produit 1553

    Blagnac 2012 - maintenant Responsable de projets Hybride et ASICs mixtes
  • Elsys-Design - Responsable technique

    PARIS 15 2005 - 2012 Coordination des activités au forfait
    · Gestion des consultations et réponses à appels d’offre.
    · Encadrement des équipes et suivis des projets au forfaits.
    · Support de l’équipe commerciale pour la prospection client.
    · Pilote du processus forfait : référentiel process, capitalisation, amélioration du processus
    · Mise en place de la certification ISO 9001 pour les activités au forfait (2006)
  • Elsys-Design / Astrium - Coordinateur Elsys-Design pour les départements conception et essais

    2000 - 2005 Coordinateur Elsys-Design pour les départements conception et essais
    Etude et conception ASIC compression d’image par ondelette
    Responsable de conception du Multi Chip Module Sparc ERC32.
    Responsable de conception de l’ASIC compagnon du processeur sparc ERC32 (pré-diffusé ATMEL en technologie MH1RT 0,35 µ de 1,2Mportes)
  • Sorep / Dassault Electronique - Responsable de conception

    1997 - 2000 Département Espace et Contre-Mesure : Récepteur numérique
    Responsable de la reprise de l'analyseur spectral numérique dans le cadre de la gestion des obsolescences, et de la réduction du prix de série de l'équipement
    Etude de faisabilité d’un récepteur numérique large bande multi-applications pour DSO National Laboratories (Singapour)
  • Interface / Matra Marconi Space - Conception - Validation

    1994 - 1997 Spécification de l’ASIC de compression d’image du compresseur et réalisation des parties contrôle commande et émission de données. Définition et spécification du bus de communication inter-ASIC permettant à tous les ASICs de l’équipement de dialoguer entre eux.
    Plan de validation du Spacecraft Computer Unit et spécification de l’émulateur de Télécommandes / Télémesures.
    Etude et réalisation en VHDL du test des interfaces bus de communication inter-modules et réseau inter-processeurs des ASICs de l’équipement.
  • ADV Technologies - Conception

    1991 - 1994 Chef du projet Système carte active Nielsen, pour Nielsen aux U.S.A. La carte est un dispositif portable de sondages auprès de la population ; elle communique avec le serveur central par l'intermédiaire d’un petit terminal connecté par modem au réseau téléphonique.
    Conception d'un ASIC pour l'Agence Spatiale Européenne, programme ENVISAT : circuit d'interface microprocesseur au bus OBDH
    Etude, réalisation et industrialisation d'un analyseur de trames HDLC spécifique pour le C.E.A.
  • Thomson LMT-RP - Conception

    1988 - 1991 Etude et réalisation d'une carte perturbatrice 34 Mbits/s pour le générateur d'erreur du commutateur de 2ème génération (paquets ATM, architecture VME, 68020) ; carte réalisée à base de LCA XILINX.
    Etude, réalisation et industrialisation d'une carte d'interface pour le commutateur numérique d'un réseau multiservice stratégique militaire. La carte, construite autour d'un microprocesseur 6809, et de deux microcontrôleurs 68HC11, permet de relier par satellite deux postes Cryptophonie Haute Sécurité de la société SAGEM.
    Réalisation du logiciel de communication en assembleur 6811.

Formations

Réseau

Annuaire des membres :