Mes compétences :
Suivi de projet
Ethernet
VHDL
PCie
Entreprises
Sagem DS
- Architecte électronique
2015 - maintenant
EASII IC
- Chef de projet
Grenoble2012 - 2015Responsable des forfaits cartes / FPGA pour le centre de Paris
EASII-IC
- Ingénieur électronique
2011 - 2011Développement d'une carte processeur (Xeon + FPGA) pour un cluster
SEMIA
- Responsable R&D
Cergy Pontoise2010 - 2011Encadrement d'un bureau d'étude (mécanique, électronique et logiciel) spécialisé dans les instruments d'analyse vibratoire dédiés aux hélicoptères
ELSYS DESIGN
- Chef de projet
Cachan2007 - 2010Depuis 2009 Support technique interne sur réponses à appels d'offres :
Chiffrage et planning
Étude d'architecture système (carte / FPGA / logiciel)
Rédaction de propositions techniques
Support technique des commerciaux
2008-2010 Développement carte de traitement vidéo - 18 mois :
Gestion d'une équipe de 7 développeurs (carte, FPGA et logiciel)
Suivi de partenaires / fournisseurs
Interface avec le client final
Étude des interfaces systèmes (mécaniques, thermiques, ...)
Suivi du routage et des analyses d’intégrité de signal
Suivi des tests et des recettes techniques
Suivi et rédaction des documents systèmes
2007-2008 Prestations pour SAGEM Défense & Sécurité – études amont - 18 mois :
Responsable électronique pour plusieurs projets optroniques
Spécification, conception et développement de l’électronique associée
Suivi de partenaires / fournisseurs européens
ELSYS DESIGN
- Ingénieur électronique
Cachan2005 - 2007Prestations pour SAGEM Défense & Sécurité – systèmes optroniques aéroportés :
Conception et développement de cartes numériques
Etude et spécification d’architectures électronique dans le cadre de RAO
GENOD
- Ingénieur système/ chef de projet
2003 - 2004Développement de systèmes électroniques pour des applications aéronautiques ou militaires :
Gestion d’une équipe de 5 ingénieurs dans le cadre d’affaires en Angleterre et en France.
Spécification, conception et intégration d’un calculateur (démonstrateur) pour l’aéronautique.
GENOD
- Ingénieur développement
2001 - 2002Développement d’une famille de caméras numériques embarquées à base de processeurs PowerPC et de FPGA :
Conception et développement de l’électronique numérique associée
Développement VHDL de fonctions de traitement d’image