Menu

Mathieu PÉRIN

Colombelles

En résumé

Diplômé de l'ESIEE-Paris en 2008, spécialité architecte et intégrateur de systèmes électroniques, puis de l'université de Caen Basse-Normandie en 2011 avec un doctorat en électronique, microélectronique et nanoélectronique, je possède une solide formation dans le domaine de la conception électronique et microélectronique analogique et RF, ainsi que dans le dimensionnement d'architecture et la modélisation de récepteurs RF et de circuits mixtes/analogiques/RF.

Grâce à ma thèse CIFRE, effectuée au sein de NXP Semiconductors France, j'ai acquis une forte expérience dans le domaine de la R&D dans un contexte industriel et international.

Mes 5 années d'expérience dans la conception microélectronique analogique/RF m'ont permis de travailler sur des transmetteurs destinés à des applications automobile (accès et immobilisation) et ZigBee (télé-mesure, domotique, éclairage...) soumise à de fortes contraintes (large gamme de température et de tension d'alimentation, robustesse, durée de vie supérieure à 10 ans...).



Mes compétences :
Circuits intégrés analogiques/RF et mixtes en tech
Architectures RF
CAN/CNA
Momentum
ADS
Matlab/Simulink
VHDL FPGA et Matlab
Spectre / Spectre RF
Cadence
Assura / PVS
Virtuoso
OrCAD
VBA
C/C++
Skill/Ocean
Microélectronique
Radiofréquences
Electronique
Traitement du Signal
Télécommunications

Entreprises

  • NXP Semiconductors - Ingénieur en conception microélectronique analogique et RF

    Colombelles 2008 - maintenant Ingénieur en conception microélectronique analogique et RF :
    Conception en BiCMOS et RF CMOS, simulation, implémentation, validation, mesure et documentation.
    • Microcontrôleur sans-fil ultra basse consommation ZigBee 2,4 GHz (JN5168, projet multi-site) :
    --> Transfert technologique du CMOS 0,18 μm 7RF (IBM) vers CMOS 0,14 μm RF (NXP) de circuits du récepteur et de la PLL (LNA, mixer, filtre bande de base, CNA), et évaluation en laboratoire.
    --> Développement complet d’un diviseur de fréquence programmable, consommation réduite de 75 %.
    • Récepteurs basse consommation pour l’automobile en bandes ISM de 300 à 960 MHz :
    --> Réalisation et mesure d’un prototype complet de frontal RF (atténuateur et LNA) basse consommation avec une dynamique de contrôle de gain de 50 dB en BiCMOS 0,25 μm de NXP, conception du PCB d’évaluation (FR4 3-couches), développement du programme de test automatique en VBA. Coût global de 13 k€. Trois publications (JNM 2009, ICECS 2009, Springer AICSP 2012).
    --> Conception et simulation d’un LNA accordé à fort gain programmable en CMOS 0,14 μm RF pour un récepteur à sous-échantillonnage.

    Architecte de récepteur et de circuits RF
    Étude, dimensionnement, simulation système (ADS) et modélisation (Matlab/Simulink).
    • Récepteur super-hétérodyne et à sous-échantillonnage pour l’automobile (accès et immobilisation).
    • Modélisation CAN ΣΔ à temps continu du 5ème ordre, 1 bit, passe-bas.
  • NXP Semiconductors - Stage ingénieur en conception microélectronique analogique et RF

    Colombelles 2008 - 2008 Étude et conception d’un frontal RF à gain variable en bandes ISM de 300 à 960 MHz pour des transmetteurs RF longue portée pour l’automobile.
    Mission: Respect du cahier des charges, réduction significative de la consommation, large dynamique et contrôle de gain (> 50 dB).
  • NXP Semiconductors - Stage ingénieur en conception microélectronique analogique et RF

    Colombelles 2007 - 2007 Étude et conception de mixers IQ basse consommation en bandes ISM de 300 à 960 MHz pour des transmetteurs RF pour l’automobile.
    Mission : Respect du cahier des charges et réduction significative de la consommation par rapport au PQJ7980.
  • ESIEE-Paris - Projet étudiant en électronique mixte et RF

    Noisy-le-Grand Cedex 2006 - 2007 Conception d’une centrale inertielle sans-fil composée d’une carte d’acquisition analogique/numérique pilotée par un CPLD et équipée d’un accéléromètre 2D, d’un gyromètre 1D et d’un émetteur FSK discret à 433 MHz (XTAL Osc., PLL., VCO, PA). Réalisation et évaluation des PCB et des cartes électroniques.
  • École Normale Supérieure (ENS-Cachan), Cachan, France (laboratoire de recherche SATIE). - Stage technicien en conception analogique discrète de puissance

    2005 - 2005 Conception, simulation, réalisation et test d’un amplificateur de puissance classe AB de 500 W (10 Hz-100 kHz), asservi en amplitude et phase de courant injecté dans d’importantes charges inductives.

Formations

  • Université Caen Basse Normandie

    Caen 2008 - 2011 Doctorat (Ph.D.)

    Electronique, Microélectronique, Nanoélectronique - Thèse CIFRE : NXP Semiconductors / LaMIPS - CRISMAT - ENSICAEN
    Sujet : Étude des architectures de systèmes et de circuits radiofréquences pour les récepteurs à faible courant de consommation dans le domaine de l’automobile, publiée aux Éditions Universitaires Européennes.
  • ESIEE Paris (Noisy Le Grand)

    Noisy Le Grand 2003 - 2008 Diplôme d’ingénieur (M.Sc.) ESIEE Paris

    Sorti major de promotion en 2008 avec les félicitations du jury.

Réseau

Annuaire des membres :