Mes compétences :
Processus de pilotage
CMMI
Amélioration continue
Conduite du changement
Lean six sigma
VHDL / Verilog
C / C++ / SystemC
BIST / ATPG
Entreprises
ANEO
- Consultante en organisation
Boulogne Billancourt2010 - maintenantMissions à la DSI AXA France depuis Janvier 2012:
• Organisation et pilotage des déploiements de nouveaux outils informatiques (progiciel IBM/Varicent, et outil BI Hadoop et Spotfire), Animation de la relation équipe projet / équipe métier
• Organisation du déploiement des postes de travail des commerciaux AXA en alliant les contraintes de coût et de planning du projet (gestion de projet, coordination d'équipes, logistique...), Définition et mise en place des dispositifs de déploiement, de communication et d’accompagnement
Compétences:
Méthodes de conduite du changement, Méthodes d'animation de réunions, Gestion de projet, solutions informatiques (virtualisation de postes Citrix et VDI, Solution BI Hadoop et Spotfire, progiciel IMB Varicent Cognos)
Mission chez PSA Peugeot Citroën, de Novembre 2010 à Décembre 2011:
• Mise en place de la démarche d’amélioration continue des processus majeurs de la Direction de la Recherche et de l'Ingénierie Avancée
- Formalisation et modélisation des processus d’ingénierie technique et de conduite de projet, des procédures et standards associés
- Conception des supports de mobilisation, de formation et de communication (Kit de déploiement, Kick Off, ...)
- Déploiement des processus (management visuel, ...)
• Animation de réunions et d'ateliers (un comité de pilotage toutes les deux semaines, un comité de direction tous les deux mois, deux à trois groupes de travail par semaine)
• Évaluation des pratiques CMMi niveau 2 et définition d'un plan d'actions pour traiter les écarts au référentiel
• Gestion du projet (planning, évaluation de charge, suivi de réalisation…)
Compétences:
Démarche Processus, Fondamentaux du Lean, Référentiel CMMI, Méthodes de conduite du changement, Méthodes d'animation d'ateliers et Gestion de projet
STEricsson
- Ingénieur Design For Test (DFT)
GRENOBLE2009 - 2010Participation à des projets à dimension internationale
• Spécification, conception et validation d'architectures DFT (BIST – ATPG)
• Génération de vecteurs de test
• Diagnostique des défauts détectés sur les testeurs
• Coordination des équipes multi sites (Finlande, Suède, Angleterre, Inde et Maroc)
Compétences:
VHDL et Verilog, Méthodes de test; BIST (Built In Self Test) et ATPG (Automatic Pattern Generation), Travail Multisite, Environnement multiculturel
STMicroelectronics
- Ingénieur Design For Test
2007 - 2009Participation à des projets de conception de SoC (System on Chip) dans un environnement anglophone:
• Spécification, conception et validation d'architectures DFT (BIST – ATPG)
• Génération de vecteurs de test
• Diagnostique des défauts observés sur les testeurs
• Conception et déploiement d'un outil d'aide à la vérification d'architecture DFT (PERL)
Compétences:
VHDL et Verilog, Méthodes de test; BIST (Built In Self Test) et ATPG (Automatic Pattern Generation), Travail Multisite, Environnement multiculturel
CEA LIST
- Stagiaire Recherche
2007 - 2007Stage de recherche au Laboratoire d’Intégration des Systèmes et des Technologies du CEA
• État de l’art sur les langages de description d’architecture (ADL)
• Conception d’un environnement de simulation fonctionnelle pour architectures multiprocesseur (SystemC)
• Capitalisation et transfert de compétences