Menu

Philippe DEBAUD

GRENOBLE

En résumé

Philippe DEBAUD
Docteur en informatique, DEA micro-électronique

Curieux, ouvert, dynamique, j'aime les challenges, donner du sens et communiquer ma vision à l'équipe.

https://www.linkedin.com/in/philippedebaud

Mes compétences :
Gestion de projet
Test
Python
Electronique
Management
Visual Basic for Applications
Verilog
VHDL
UNIX
Tcl/Tk
Rational ClearCase
Python Programming
Perl Programming
Microsoft Windows
Microsoft SharePoint
Microsoft Project
Microsoft Office
Microelectronics
Matlab
Digital design
Data management
CVS
CMOS
C Programming Language
Automatic Test Pattern Generation

Entreprises

  • STMicroelectronics - Manager groupe SOC/DFT

    2015 - maintenant Gestion du projet AVS visant l’optimisation des rendements et de la consommation des produits mobiles
    Projet pluridisciplinaire (Architecture, DFT, Logiciel embarqué, engineering et Validation).
    Planning, revue et suivi de l'avancement, animation de l’équipe
    Définition des méthodes à mettre en place pour l’industrialisation
    Collaboration avec l’université technique de Delft (Hollande) et encadrement d'une thèse.

    Expert DFT et gestion de l'équipe
  • STMicroelectronics - Support projets

    2013 - maintenant En charge de l'optimisation de la consommation et des rendements.
    Étude de nouvelles solutions permettant d'améliorer les performances et réduisant les coûts
    Responsable d'une équipe multidisciplinaire (Architecture, DFT, engineering, validation).
    Responsable des outils CAD pour les équipes DAP de Grenoble, Sophia et Rabat (97p)
    Budget de 5M$
    Expert DFT
  • ST Ericsson - «Technical STAFF manager»

    GRENOBLE 2012 - 2013 amélioration la performance - Définition des besoins
    Gestion de la cohérence entre les départements
    Mise en place et animation d'un réseau d'experts (France, Inde, Maroc) (25P)
    Valorisation de nos compétences techniques , promotion des brevets. (17 en 2013)
  • ST Ericsson - Responsable de département

    GRENOBLE 2009 - 2012 Création et Gestion du département sur 6 sites en Europe, Inde et Asie (46 ingénieurs)
    Plan de charge, Assignation des taches, intégration des personnels
    Expert DFT dans la société
    * Responsable du département DFT ST-Ericsson / Digital design ;
    * Mise en place d'une collaboration avec le LIRMM. Anglais courant
    * Encadrement d'une thèse sur le test des circuits basse consommation
    * Dépôt de 2 brevets
  • STMicroelectronics - Responsable d'équipe

    2004 - 2009 Missions : Gestion d’équipe et expert en "Design For Test" (17 ingénieurs)
    Responsable de l’équipe DFT, synthèse et «analyse de timing»
    Définition des objectifs, des plans de charge et des allocations
    Expert DFT auprès de nos clients et gestion des projets
  • STMicroelectronics - Ingénieur

    1999 - 2003 Conception, intégration, synthèse, DFT et «analyse de timing» de différents produits basse consommation
  • SOREP - Ingénieur

    1996 - 1999 Prestation de service en conception, intégration et DFT.
  • CEA Saclay - Ingénieur

    Gif-sur-Yvette 1994 - 1996 Test de circuits en environnement radioactif. ;
    Écriture de programmes de test (Sentry15, IMS) ;
    Développement de cartes, routage, montage de banc de test (GPIB, Labview)
    Interprétation des résultats et automatisation du flot afin d'accélérer les analyses.

Formations

  • UPMC Paris 6

    Paris 1990 - 1994 Doctorat informatique

    Spécialité informatique
    Mention très honorable et félicitations du Jury
    Développement d'outils CAD et d'algorithmes pour la microélectronique
  • UPMC Paris 6

    Paris 1989 - 1990 DEA

    Spécialité électronique

Réseau

Annuaire des membres :