2008 - 2009Ingénieur d'étude dans une société américaine de haute technologie, fournisseur d'équipements de test pour l'industrie du semi-conducteur.
Développement d'un contrôleur (mode de fonctionnement, calcul de correction d'erreurs) pour 32 pins électroniques sur base FPGA (Virtex5).
Credence (ex Schlumberger)
- Hardware engineer
2002 - 2008Ingénieur d'étude dans une société américaine de haute technologie, fournisseur
d'équipements de test pour l'industrie du semi-conducteur.
- Responsable du développement de FPGA complexes.
- Les fonctionnalités intégrées dans des FPGA comprennent la gestion de canaux
analogiques, un séquenceur d’instructions, des interfaces composants (ADC, DAC),
partage des espaces mémoires (RAM et EEPROM), le calcul de correction d'erreur et
des interfaces de communication (parallèles, séries, I2C).
- Implication dans la définition, la schématique, et le codage.
- Scripts python pour la validation sur équipement.
- Correction du code C# d'interfaces graphiques utiles au diagnostic.
Formations : DOULOS (Verilog Expert), MVD (Xilinx RocketIO, Virtex5), ORSYS (Python).
ADENEO
- FPGA engineer
1997 - 2002Ingénieur FPGA dans une entreprise française d'ingénierie (forte croissance, x10 en 8
ans).
Développements FPGA dans les domaines de l’aéronautique, le spatial, le ferroviaire.
- Gestion des alarmes et de la mémoire pour un satellite d'observation
- Contrôleur de flux vidéo pour des équipements aéronautiques
- Développements de diverses fonctions utilisées dans des équipements ferroviaire pour
la conversion d'énergie et la régulation d'alimentations à base de composants Xilinx
(XC9500 , XC4028, XC4044) ou Actel (42MX).
- Création d'une bibliothèque de fonctions sous MENTOR GRAPHICS
Formations Xilinx : MVD, JESSICA, AVNET.