Menu

Vaibhav BHATNAGAR

  • Alcatel-Lucent International
  • Soc IP Specialist

Nozay

En résumé

12 ans d'expériences dans la communication sans fil, le traitement du signal numérique (DSP), la conception de FPGA avec mise en oeuvre, vérification/debug sur HW / logiciel avec une compréhension du système intégré, de firmware (couche basse), de cartes électroniques et des composants RF

Mes competences:
FPGA architecture, Simulation, Mettre-en-oeuvre, Communication sans fils, Traitement signal numerique, 5G, OFDM, Vivado, ModelSim, QuestaSim, VCS, VHDL, Verilog, System Verilog.

Entreprises

  • Alcatel-Lucent International - Soc IP Specialist

    Technique | Nozay (10700) 2018 - maintenant  Développement blocs de traitement de bande de base pour upLink (PUSCH) sur la couche PHY de 5G
     Conception, modification et optimisation d'algorithmes PUSCH utilisant de Catapult
     Synthèse design Catapult pour Stratix-X FPGA utilisant Quartus
     Intégration de différents modules HLS dans un module supérieur
     Validation des IPs avec VCS, Questa-Sim
     Scripting Python, TCL, SSH pour la régression de modules (IPs) HLS
  • ERTE-BOWENFR - Ingénieur conception FPGA

    Technique | Saclay (91400) 2014 - 2018  Conception de carte mixte (numérique et RF) avec FPGA, ARM, AD9364 / AD9361 pour différentes applications
     Développement et mise en œuvre des algorithmes sur plates-forme FPGA
     Migration des algorithmes/IP des cartes d’évaluation FPGA vers les plateformes FPGA personnalisées
     Développement de firmwares (Linux OS) pour PHYCORE / raspberry pi pour contrôler les périphériques via SPI / USB / I2C / UART
     Contribution active à divers projets industriels et européens (pour THALES, MBDA, NAVAL GROUP, DGA) dans les délais impartis
  • INRIA - Ingénieur de recherche

    Technique | Lannion (22300) 2011 - 2014  Implémentation de l'émetteur-récepteur ZigBee / OFDMA sur les plates-formes FPGA (SDR)
     Comparaison RTL manuscrit / RTL généré par System C en termes de ressources et de faisabilité sur FPGA en utilisant Vivado/ISE
     Contribution active à des projets européens, par ex. FIT (Future Internet Things)
  • ICTEAM - Assistant de recherche

    Technique | Louvain-la-neuve, Belgique 2007 - 2011  Implémentation de protocoles de communication sans fil (OFDM) sur le SDR USRP (Universal Software Radio Peripheral)
     Contribution active à des projets européens dans les délais impartis par exemple COOPCOM, WALIBI
  • University of Bridgeport - Assistant Diplômé

    Technique | Bridgeport, CT, USA 2006 - 2007 Organisation de laboratoires, classes, examens pour divers cours (DSP, Pattern Recognition)
    Développement d'un Framework de laboratoire DSP expérimental sur DSKC6713 Texas Instrumentation kit pour la classe de MS

Formations

  • IAE Paris Panthéon Sorbonne

    Paris (75000) 2016 - 2018 Master droit économie gestion Mention management et administration des entreprises

    Thèse: Impact de la gestion du goodwill sur les opérateurs TELECOM en Europe
    Cours: Finance d'entreprise, opération et gestion,
    Comptabilité générale, comptabilité de gestion, ressources humaines, entrepreneuriat, stratégie et planification
  • University Of Bridgeport

    Bridgeport 2005 - 2007 MS génie électrique

    Projet: Générateur de son binaural en temps réel sur la plate-forme DSK C6713
    Cours: Traitement du signal numérique, Traitement du signal biologique, conception logique numérique, rchitecture informatique, VLSI, communication mobile
  • Uttar Pradesh Technical University (Lucknow)

    Lucknow 2000 - 2004 Bachelors of Technology Electronique et communications

    Projet: Reconnaissance vocale basée sur le modèle de Markov caché
    Cours: Traitement du signal numérique, communication numérique et analogique, signal et systèmes, électronique numérique, VLSI

Réseau

Annuaire des membres :