Les Clayes-sous-Bois 2017 - maintenantConception d'architectures FPGA
Optimisations algorithmiques
ATEME
- Chef de projet VHDL
Bièvres2002 - 2017Conception développement et intégration VHDL sur cibles FPGA Xilinx Kintex7 et ALTERA Stratix III Stratix V
H264/H265
NETTEST (Photonetics)
- Ingénieur éléctronicien
2000 - 2002- Spécification et conception de cartes analogiques (commande moteur) et numériques (FPGA Xilinx Spartan, DSP) pour des analyseurs de spectre optique et sources laser accordables.