Menu

Laurent CHARPENTIER

PARIS

En résumé

Ingénieur conception électronique numérique (SOC/ASIC/IP/FPGA), développement de logiciels embarqués (Linux kernel/driver, cible microcontrôleur, FreeRTOS) et vérification HW (vera, SystemVerilog).

Je recherche in projet de conception dans la région de Nice/Sophia, France, dans les domaines suivants:
- développement logiciel embarqué Linux kernel/driver, FreeRTOS, bare-metal.
- conception ASIC/IC/SOC/IP/FPGA numérique.
- vérification ASIC/IC/SOC/IP/FPGA.

Entreprises

  • Kalray - Embedded Software Engineer

    2018 - 2018
  • Nxp Semiconductors - Component Verification Enginner

    Colombelles 2016 - 2017
  • Intel - Component Verification Enginner

    Meudon 2015 - 2016
  • IQSim - Embedded Linux Development Engineer

    2010 - 2014 - Développement de systèmes embarqués Linux. Création de BSP (busybox, GRUB, Uboot). Modification de kernel Linux et création / modification de drivers (USB, PCI) sous Linux V2.6.16, V2.6.32, V2.6.39, V3.0). Développement d'application en C/C++ (autotools, SVN).
    - Création de toolchain de cross-compilation (crosstool-ng) pour x86, ARM et MIPS.
    - Développement d'applications en C pour une gateway GSM sur cible micro-contrôleur STM32 (cortex M3). Développement d'applications socket IP (server telnet, FTP, TFTP, SNMP) avec lwIP et uIP sur FreeRTOS. Développement d'applications et drivers USB (device et host).
    - Développement de bootloaders (bare-metal).
    - Debug d'applications ARM STM32 avec OpenOCD (On-Chip debug), gdb et wireshark.
    - Développement de bancs de test (scripts en TCL) pour valider les cartes électroniques et le firmware (micro-contrôleur, USB, ethernet, uart, modem GSM, ...).
    - Développement d'une gateway M2M et VoIP avec modem LTE (projet collaboratif « WLBOX-4G » du pôle SCS). Configuration de Linux Debian pour ARM Marvell Sheeva, ajout de drivers LTE (Gemalto, Huawei, Sierra), intégration d'un iPBX (Asterisk, freePBX), ajout du routage IP.
    - Développement de tests QA pour une gateway GSM, écriture du plan de test, codage des testcases (Unix scripts).
    - Portage de logiciels de WindowsCE vers Linux (C/C++).
    - Création de paquets RPM et DEB pour toutes les applications et libraries (rpmbuild, dpkg).
    - Développement de scripts pour créer et mettre à jour les firmwares de tous les produits embarqués.
    - Développement d'outils pour créer les images bootables de tous les produits.
    - Création de LiveCDs bootable (factory reset) sur clé USB (ISOLinux, squashfs).
    - Modification de FPGA Altera (VHDL).
  • Esterel Technologies - Consultant

    ELANCOURT 2005 - 2005 - Designed a DMA IP (Direct Memory Access) for Philips (Eindhoven)
  • Texas Instruments - SOC Design Engineer

    Villeneuve-Loubet 2005 - 2009 - Designed 2G/3G baseband processors (SOC).
    - RTL integration of IPs (USB, SIM, MMC, SDIO, DDR, GPIO, ...)
    - IP development in VHDL (control module, register bank)
  • Synopsys - Senior R&D Engineer

    Rungis Complexe 2004 - 2005 - designed verification IP (VIP) for PCI-Express protocol.

Formations

Réseau