Menu

Laurent STIER

Sèvres Cedex

En résumé

Douze années en tant que consultant m'ont amené à intégrer
différentes équipes de développement en microélectronique. Mes missions m'ont permis de participer aux différentes phases de conception d'un circuit intégré, de l'architecture au support client.

Mes compétences :
Microélectronique
Design

Entreprises

  • AUSY - Consultant en microélectronique

    Sèvres Cedex 2006 - 2012 MISSION:

    -- Société TEXAS INSTRUMENTS, Villeneuve Loubet - 06
    Equipe "topsim" : équipe en charge de mettre à disposition des environements de simulation et de validation pour les produits OMAP de la société :
    Développement vhdl, verilog, perl, python, specman ...
    Interface designer -- équipe de vérification
    Mise à disposition d'outils : NCSIM, Modelsim, VCSMX, Codelink, Debussy, Denali
    Environment: RTL, GATE, DFT, Power Aware GATE
  • ALTRAN - Consultant en microélectronique

    Vélizy-Villacoublay 2000 - 2006 MISSIONS:

    -- Société TEXAS INSTRUMENTS, Villeneuve Loubet - 06

    Equipe Support Client des circuits OMAP dédié à la téléphonie mobile
    Analyse du problème et de la configuration client
    Mise en place, si nécessaire, de l’environnement client (simulation sous Modelsim ou test sur carte en laboratoire) pour reproduire le phénomène
    Retour commerciaux techniques, équipe documentation et clients
    Encadrement et formation de commerciaux japonais à l’environnement technique de la société

    -- Société AMCC, Sophia Antipolis – 06

    Equipe Développement circuit dédié aux réseaux haute vitesse

    Validation technique du cahier des charges. Retour client ou architecte si nécessaire
    Ecriture en langage VHDL des nouvelles fonctions à implanter
    Simulation et validation du circuit sous Modelsim
    Modification ou correction du circuit au niveau portes logiques ( ¨Gate level ¨)
    Ecriture des différents tests utiles à la validation en laboratoire
    Test sur carte en environnement client
    Projets spécifiques sur demande client

    -- Société WAVECOM, Issy les Moulineaux – 92

    Equipe développement circuit multiprocesseur pour application GSM et GPRS
    Etude technique d’une interface série très haute vitesse (FS-SPI)
    Mise en place d’un environnement de test spécifique pour ce module : création d’un modèle de simulation
    Réalisation de la structure de simulation du circuit global incluant les deux processeurs (ARM et DSP)
    Etude de l’interface mémoire externe : simulation de modèles de mémoire Flash

    -- Société TACHYS Technologies, Sophia Antipolis – 06

    Equipe développement circuit pour test de liens série haut débit
    Mise en place de la structure de simulation d’un circuit programmable dédié à l’émulation d’un lien série
    Etude des protocoles Ethernet et Infiniband
    Ecriture en langage VHDL de fonctions génériques
    Création de l’environnement de simulation en C++ sous TestBuilder

    -- Société IBM, La Gaude – 06

    Département développement circuit dédié aux réseaux haute vitesse
    Validation technique du cahier des charges. Retour client si nécessaire
    Ecriture en langage VHDL des différentes fonctions du circuit, avec ajout éventuel de modules propriétaires
    Simulation et validation unitaires des différents blocs
    Intégration, simulation et validation de l’ensemble des fonctions
    Responsable de la non régression de l’ensemble des tests

Formations

Réseau

Annuaire des membres :