Menu

Loic VEZIER

LA ROQUETTE SUR SIAGNE

En résumé

Ingénieur en micro-électronique/informatique depuis 2001, j'ai fait :
- 1 an conception ASIC dans le domaine de la téléphonie mobile,
- 1 an de développement software dans le domaine de l'audio (portage d'un synthétiseur midi sur un ARM9),
- 7 ans d'intégration d'IP et de prototypage sur FPGA.

Mon profil me permet de maîtriser toute la chaîne depuis le design en RTL jusqu'au développement du software du chip.

Mes compétences :
Altera
Arm
ChIP
Ethernet
Europe
FPGA
Microsoft Technologies
USB
Informatique
Electronique

Entreprises

  • Scaleo chip (anciennement Europe Technologies) - Senior SoC/FPGA Design Engineer

    2004 - maintenant Mon rôle au sein de cette société peut être résumé par ceci :
    - Mise en place et maintenance d'un flot d'émulation complet (du source RTL au binaire FPGA, en passant par la simulation).
    - Définition et mise au point du top level (architecture AXI/AHB/APB)
    - Prototypage sur FPGA (Altera Stratix4/5, Arria V, Xilinx Virtex-6).
    - Intégration d'IP (PCI express, DDR2/3, USB 2 OTG, BlueTooth, controleurs mémoires, Ethernet...).
  • ActSoft - Ingénieur en micro-électronique

    2001 - 2004 - Mission de 6 mois en validation sur FPGA (Europe-Technologies)
    - Mission d'un an en design Verilog (Wavecom)
    - Mission d'un an en développement SW embarqué (MadWaves)

Formations

Réseau

Annuaire des membres :