Laboratoire d'Informatique de Paris VI, Université Pierre et Marie Curie
- Projet de fin d'étude, mémoire d'ingénieur
2007 - 2008
Projet de recherche sur les boucles à verrouillage de phase (FONGECIF)en technologie CMOS (0,13μm) pour la génération d'horloge de microprocesseur (2,4GHz)
Constitution d'une bibliographie
Définition des spécifications
Conception et simulation haut niveau sous MatLab Simulink et VHDL-AMS
Conception et simulation bas niveau (transistor) sous Cadence
Analyse et interprétation des résultats sous MatLab
Vérification du respect des spécifications
Rédaction d'un mémoire de 200 pages sous Word, PowerPoint et MatLab