SAGEM DSE
- Hardware Project Manager
PARIS
2005 - 2011
· Pour le Landing Gear Braking Steering Control Unit (LGBSCU) du LJ200 :
o Responsable des fonctions braking et steering,
o Responsable du développement de 2 cartes et 3 FPGA,
o Rédaction des plans de développement hardware.
o Audit de certification FAA SOI#1.
· Pour le système extraction/rétraction du train d’atterrissage (LGERS) de l’A400M :
o Responsable équipement du RDC A400M :
- Suivi du développement de 2 cartes par un sous traitant anglais,
- Suivi de l’analyse Safety and Reliability,
- Rédaction du plan et des procédures de qualification, suivi des tests
de qualification et rédaction de la déclaration de performance,
Support à la production et aux équipes d’intégration système.
o Responsable hardware du CoreRDC A400M :
- Rédaction des plans et standards hardware, HCI et HAS,
- Responsable du développement de 2 cartes en interne,
- Suivi de sous-traitance pour l’alimentation, le placement routage des
cartes, le banc de test et le développement FPGA,
- Audits de certification EASA SOI#1 et SOI#2.
· Pour l’équipement de monitoring de la pression du Falcon 7x :
o Audit de certification EASA SOI#3.
· Groupe de travail méthodologie développement hardware SAGEM DSE
Environnement : FPGA ACTEL, microcontrôleur Freescale, bus ARINC429, Bus CAN, DO254 niveau A B et C, DO160, ABD100.
Prestataire en SSII
- Hardware designer
2000 - 2005
· En mission chez THALES Systèmes Aéroportés à Pessac (33). (7 mois)
Dans le cadre d’un développement multi-affaires (MIRAGE 2000 et RAFALE) du calculateur de mission.
o Spécification et validation d’un gestionnaire de ressources,
o Codage de ce gestionnaire dans un composant FPGA Xilinx Spartan 3,
o Vérification par simulation.
Environnement : ATDM composant Thales, Ncsim (Cadence), Leonardo Spectrum (Mentor Graphics), ISE Foundation (Xilinx), bus PCI, bus BG84.
·En mission chez SAGEM à Cergy Saint Christophe (95). (14 mois)
Pour un fax laser multifonction.
o Responsable électronique du produit,
o Spécification, saisie de schémas, suivi d’implantation, gestion de nomenclatures,
o Lancement de prototypes, validation, déploiement de machines en alpha test,
o Passage d’agrément, expertise de machines.
Environnement : Electronique analogique et numérique, Concept (Cadence), Gitis.
· En forfait pour ALSTOM TRANSPORT à Villeurbanne (69). (2 mois)
Pour les calculateurs de traction de motrices TGV.
o Mise en place d’un système de reprogrammation sur site des cartes électroniques.
Environnement : Electronique analogique/numérique, appareils de mesure, FPGA Xilinx, EPLD Altera et Atmel.
· En mission chez THALES Systèmes Aéroportés à Elancourt (78). (31 mois)
Pour SPECTRA F2, le système d’autoprotection du RAFALE :
o Conception de cartes électroniques,
o Spécification et design de FPGA Xilinx (Virtex et Virtex 2),
o Test et validation de cartes.
Environnement : Electronique analogique/numérique, appareils de mesure, VHDL, Visual HDL, Ncsim (Cadence), FPGA Compiler 2 (Synopsys), Leonardo Spectrum (Mentor Graphics), Design Manager (Xilinx), bus VME.