-
Arelis / Adeneo
- Work Package Manager
2016 - maintenant
Programme NH-90 Airbus Helicopters
Gestion du work package : développement d’un boitier électronique embarqué
- Rédaction des plans de certification suivant la DO-254
- Prise en compte des contraintes environnementales et d’industrialisation
- Spécifications des contraintes de routage et intégration mécanique
- Suivi des activités de safety
- Reporting au responsable d’agence et au client
Environnement : CPU NXP MC9S12, ARINC429, DO-254 DAL-B, Pilotage Solénoïde,
acquisition DSI, commutateur, capteur de charge …
-
Thales Systemes Aeroportes / Adeneo
- Responsable Technique HW
2015 - 2016
Responsable d'une carte numérique pour un calculateur d'emport sur le rafale, pour Thales Systemes Aeroportes
- Validation de l’architecture et des performances
- Rédaction de la spécification carte
- Rédaction de l’interface matérielle/logicielle
- Rédaction du dossier de justification
- Rédaction des plans de validation
- Pilotage du bureau d’études (routage, thermique …)
- Management de ressources PLD
Environnement : CPU MPC5567, PLD Cyclone 5, Bus 1553, DO-254 DAL-C
-
ADENEO
- Chef de Projet
2014 - 2016
Chef de projet pour un actionneur de porte d'un jet Privé
- Management d’une équipe d’ingénieurs Hardware, Software, Mécanique, PLD ….
- Pilotage du projet en termes de Qualité, Coûts (NRC et RC), Délais et prestation
- Suivi fournisseur (moteur, mécanique, industrialisation …)
- Préparation des revues contractuelles
- Reporting de l’avancement en interne et au client
- Validation des choix techniques
Environnement : PLD, Moteur Burshless, DO254 DAL-C.
-
Adeneo
- Chef de Projet / Développeur HW
Ecully
2014 - 2015
Projet R&D, sur la gestion optimisée de l’énergie afin de rendre l'avion plus électrique.
But: Développer un actionneur de commande de vol pour le plan horizontal (THSA) en partenariat avec les différents membres du consortium.
Objectif: Atteindre le niveau TRL6 afin d’identifier les robustesses et les faiblesses potentielles sur les nouvelles technologies sélectionnées.
Rôle:
- Management d’une équipe de concepteurs en bureau d’étude composée d'ingénieurs Hardware, Software, Mécanique, PLD ...
- Pilotage du projet en termes de Qualité, Coûts, Délais et Prestation vis-à-vis des partenaires.
-
LEROY AUTOMATION / ADENEO
- Consultant en Validation/Vérification carte numérique
2012 - 2014
- Validation d' une carte numérique (µC STM32, µP intel PXA270, FPGA xilinx) d’un automate dédié au contrôle commande de caténaires
- Rédaction des spécifications de test et vérication de 2 cartes CPU (µC STM32), pour la détection d'incendie dans un train.
Contexte de certification de niveau SIL 2
-
ADENEO
- Consultant en developpement carte electronique
2011 - 2012
Conception et vérification Cartes Electroniques pour la gestion de la charge et décharge d'une batterie lithium dans le domaine aéronautique
- Mise à jour de la conception d’une carte numérique (CPU MCP5554, PLD Actel, Lattice ISPPAC …) et analogique (DSI, DSO, C A/N …) par rapport aux évolutions de spécification et de fait techniques
- Rédaction de la spécification de conception BDD et des justifications par calcul et simulation du design DJD.
- Gestion de la vérification physique de la carte ‘‘Control Board’’ (BVVPr).
- Gestion des faits techniques et expertise techniques.
Environnement : CPU MCP5554, DO254 DAL A, DOORS, outils Cadence, LTSpice.
-
THALES AVIONICS / ADENEO
- Chef de projet Vérification carte electronique
2010 - 2011
Projet Aéronautique - Chef de projet / Conception Cartes Electroniques
- Gestion de la vérification physique d'un FPGA ACTEL pour le programme RRJ.
- Gestion de la mise à niveau des documents de conception et vérification BDD, BVVP et BVVF en fonction des évolutions des CIDS.
- Pilotage de 2 ingénieurs pour la réalisation des vérifications
- Gestion des plannings
- Mise en place d’indicateurs d’avancement
- Interface hebdomadaire avec le client
- Gestion des avenants
Environnement : FPGA ACTEL, DSI, DSO, CAN…DO254 DAL A
-
THALES AVIONICS / ADENEO
- Consultatnt en développement carte electronique
2009 - 2010
Projet Aéronautique - Conception/Vérification Cartes Électroniques
- Remontée du cycle en V en vue de la certification pour les programmes ATR et RRJ.
- Prise en charge de modification hardware sur carte déjà existante (programme ATR et RRJ) pour le traitement de Fait Technique.
- Reprise de document HDD, HIVVPr, HIVVR, schéma, routage (ATDM, BDDP...).
- Pilotage de sous-traitant pour la partie routage
- Rédaction des documents d’équivalence entre version filaire et nouveau cuivre.
- Définition des essais de non régression sur ces cartes.
- Réalisation des tests fonctionnels des cartes et FPGA.
- Support pour investigation de problèmes de production.
- Pilotage 1 ingénieur pour la vérification des cartes
Environnement : FPGA ACTEL, DSI, DSO, CAN…DO254 DAL A, outils Cadence.
-
THALES AES / BERTIN SERVICES AEROSPACE
- Consultant en conception carte electronique
2008 - 2009
Projet Aéronautique pour A350
- Rédaction de spécifications complexes (CIDS) pour une carte électronique en charge de surveiller un transformateur AC/DC 28V (TRU: Transformer Rectifier Units).
- Démarrage de la conception
- Réalisation des schémas (interface ATDM)
Environnement : FPGA ACTEL, DSI, DSO, CAN, Arinc 429…DO254 DAL A, outils Cadence.
-
BULL SA
- Ingénieur hardware
BEZONS
2004 - 2008
Projet de défense et sécurité - Participer au développement hardware de nouveaux produits de la gamme TrustWay :
- Participation à la réalisation de l'architecture Hardware des nouveaux produits
- Participation à l'architecture mécanique des nouveaux produits
- Réaliser des schémas sous Cadence ConceptHDL
- Réalisation de simulations électriques (SpecctraQuest),
- Mettre au point des prototypes et valider le recettage technique et fonctionnel
- Assurer l’interface avec les fournisseurs, les sous-traitants et gérer les commandes
- Lancement des produits en production
- Réaliser des tests fonctionnels des produits au niveau Hardware avec le NIOS II Altera
- Réalisation de touches capacitives avec un microcontrôleur de la famille Psoc Cypress
- Pilotage d'un apprenti ingénieur
- Lancement réussi sur le marché de 4 nouveaux produits :
Globull : Plate forme sécurisée sur USB 2.0 avec disque dur chiffré et authentification par écran tactile.(www.myglobull.com)
TrustWay RCI 2 : clé USB 2.0 universelle pour protection de PC et stockage de masse 1Go
TrustWay CRX : boîtier de sécurisation de réseaux (VPN)
TrustWay RCI : clé USB 1.0 universelel pour protection de PC.
Environnement : FPGA ALTERA, XILINX, CPU IXP420, processeur Nios II & PSoc , Visual C (IHM), script Windows et linux, assembleur, VHDL, outils Cadence.
-
BULL SAS
- Apprenti ingénieur Hardware
SCHILTIGHEIM
2001 - 2004
Projet de défense et sécurité - Apprenti Ingénieur en électronique et informatique industrielle
- Participer au développement hardware de nouveaux produits de la gamme TrustWay :
- Réalisation d’une plate-forme de chiffrement haut débit (Gb/s) pour la D.G.A
- Evolution d’une carte PCI de cryptologie pour diminuer les coûts
- Réalisation des cartes électroniques (CPU, FPGA)
- Mettre au point des prototypes et valider le recettage technique et fonctionnel
- Maintenance des produits de la gamme TrustWay
- Réaliser dans le cadre du projet de fin d'études une plateforme pour la réception de l’horloge atomique DCF77
- Réaliser des tests fonctionnels des produits au niveau Hardware
- Lancement sur le marché d’une carte PCI de cryptographie ‘’Low Cost ‘’, livraison réussi du projet de chiffreur Haut Débit pour la DGA.
Environnement : FPGA ALTERA, XILINX, CPU IXP420, assembleur, VHDL, C, outils Cadence.