Menu

Yohann LUQUE

Puteaux

En résumé

Mes compétences :
CMOS
Conception

Entreprises

  • Homerider systems - Ingénieur Telecom

    Puteaux 2012 - maintenant
  • Laboratoire IMS - Ingénieur-Docteur RFIC

    2009 - 2011 Conception de circuits mmW-RF en collaboration avec STMicroelectronics

    - Développement d’un PA pour les applications millimétriques 60GHz (Projets : ENIAC MIRANDELA, MEDEA+ QSTREAM)
    - Développement d’un PA CMOS 65 nm destiné au standard WiFi 802.11n (Projets : CATRENE PANAMA, NANO2012)
    - Mesures d’un PA Multistandard (UMTS-PCS) en technologie BiCMOS 250 nm
    - Conception d’un PA CMOS 65 nm à très forte densité d’intégration constitué de plusieurs étages associés par l’intermédiaire de transformateurs actifs distribués (DAT)
    - Enseignant en électronique analogique Radiofréquence à l’école d’ingénieur ENSEIRB MATMECA de l’Institut Polytechnique de Bordeaux (IPB) de Bordeaux
    - Publication d’ouvrages scientifiques dans différentes conférences et revues internationales
  • Laboratoire IMS - Ingénieur d'études - Doctorant

    2006 - 2009 Conception d'amplificateurs de puissance en collaboration avec STMicroelectronics

    - Développement d’une nouvelle architecture d’amplificateur de puissance RF intégrés en technologies CMOS avancées
    - Conception de transformateurs intégrés
    - Simulations et rétro-simulations diverses sous Cadence, ADS, HFSS, Momentum
    - Conception de circuits en technologie 130 nm et 65 nm de STMicroelectronics
    - Développement de PCBs (FR4 et TMM10) avec adaptation d’impédance hybride
    - Mesures différentielles, load pull et sous signal modulé permettant la validation de plusieurs PAs
    - Utilisation de matériels spécifiques (Microscope à balayage électronique, Rayon X, cartographie thermique de précision)
    - Rayonnement scientifique des travaux envers la communauté dans plusieurs conférences nationales, internationales, revues et brevet.

Formations

Réseau

Annuaire des membres :