-
Laboratoire IMS - Université de Bordeaux
- Ingénieur de Recherche
2008 - maintenant
Conception d’un circuit de récupération d’horloge et de données [10 GB/s], de deux LNAs [60 GHz] - Etude d’une PLL fractionnaire [10 GHz]
-
Thales Alenia Space
- Ingénieur d'étude
TOULOUSE
2007 - 2008
Modélisation d’un oscillateur local sous ADS- Conception de deux mélangeurs MMICs [25 GHz].
-
Laboratoire IMS - Université Bordeaux 1
- ATER
2006 - 2007
-
Laboratoire IMS - Université Bordeaux 1
- Doctorant
2003 - 2006
étude (Modélisation VHDL-AMS), réalisation (Technologies 130nm SOI et BULK) et caractérisation d’un synthétiseur de fréquence capable de générer, à partir d’un signal de référence fixe (50MHz), tous les standards de la gamme [2-6] GHz